3D3521
单片MANCHESTER
编码器
(系列3D3521 )
特点
全硅,低功耗CMOS
技术
3.3V操作
CMOS兼容输入和
输出
气相,红外光谱和波
可焊
自动插入( DIP PKG )。
低接地反弹噪声
最大数据速率:
50 MBd的
数据
3
延迟
设备,
公司
套餐
CLK
N / C
N / C
1
2
3
4
5
6
7
14
13
12
11
10
9
8
VDD
N / C
N / C
N / C
N / C
TXB
TX
CLK
RESB
DAT
GND
3D3521M
3D3521H
3D3521Z
1
2
3
4
8
7
6
5
VDD
N / C
TXB
TX
RESB
DAT
N / C
GND
DIP ( .300 )
鸥翼( .300 )
SOIC ( 0.150 )
3D3521 DIP ( 0.300 )
3D3521G鸥翼( .300 )
3D3521D SOIC ( 0.150 )
对于机械尺寸,单击
这里
.
对于包装标识的详细信息,请单击
这里
.
功能说明
该3D3521是一款单芯片CMOS曼彻斯特编码器。时钟
和数据,存在于所述单元的输入,被组合成一个单一的双向相位
电平信号。在这种编码模式中,一个逻辑1由表示
高到低的位单元内的过渡,而逻辑零被表示
由低到高的转变。机组运行波特率(波特)是
等于输入时钟频率(兆赫) 。所有引脚标注N / C绝
悬空。
引脚说明
DAT
CLK
RESB
TX
TXB
VDD
GND
数据输入
时钟输入
RESET
信号输出
反相信号输出
+3.3伏
地
的全CMOS 3D3521集成电路已被设计成一个可靠的,经济的替代混合
曼彻斯特编码器。这是CMOS兼容,并提供标准的8引脚和14引脚自动导入
DIP和节省空间的表面贴装8引脚和14引脚SOIC封装。
文档# 06004
5/8/2006
数据延迟设备, INC 。
3山。展望大道。克利夫顿,新泽西州07013
1
3D3521
硅延迟线自动化测试
测试条件
输入:
环境温度:
25
o
C
±
3
o
C
电源电压(VCC ) :
5.0V
±
0.1V
输入脉冲:
高= 3.0V
±
0.1V
低= 0.0V
±
0.1V
源阻抗:
50Ω最大。
上升/下降时间:
3.0 ns(最大值) 。 (测
0.6V和2.4V之间)
脉冲宽度:
PW
IN
= 1 / (2 *波特率)
期限:
每
IN
= 1 /波特率
输出:
R
负载
:
C
负载
:
门槛:
10K
±
10%
5pf
±
10%
1.5V (瑞星&下降)
设备
下
TEST
10K
5pf
数字
范围
470
注意:
上述条件是仅用于测试,并且不以任何方式限制该装置的操作。
电脑
系统
打印机
波形
发电机
OUT
TRIG
IN
设备下
被测件(DUT )
OUT
IN
TRIG
数字示波器
图2 :测试设置
每
IN
PW
IN
t
上升
输入
信号
2.4V
1.5V
0.6V
t
秋天
V
IH
2.4V
1.5V
0.6V
V
IL
t
PHL
t
PLH
产量
信号
1.5V
V
OH
1.5V
V
OL
图3 :时序图
文档# 06004
5/8/2006
数据延迟设备, INC 。
联系电话: 973-773-2299
传真: 973-773-9672
http://www.datadelay.com
4