数据表
电脑主时钟
推荐应用:
基于Poulsbo的超移动PC ( UMPC ) - CK610
ICS9UMS9610
特点/优势:
支持的Dothan ULV的CPU ,100至200兆赫
CPU输出
专用测试/ SEL和测试/ MODE引脚可节省
引脚隔离电阻
CPU STOP #输入功率manangment
完全集成Vreg的
在差分输出集成串联电阻
1.5V IO VDD , VDD 1.5V核心, 3.3V VDD电源引脚
REF
输出特点:
3 - CPU低功耗差动推挽pairss
3 - SRC低功耗差动推挽对
1 - LCD100 SSCD低功耗差动推挽对
1 - DOT96低功耗差动推挽对
1 - REF , 14.31818MHz , 3.3V输出SE
引脚配置
VDDCORE_1.5
CPUC0_LPR
CPUC1_LPR
CPUC2_LPR
CPUT0_LPR
CPUT1_LPR
CPUT2_LPR
VDDIO_1.5
VDDIO_1.5
FSB_L_1.5
36
35
34
33
32
31
30
29
28
27
26
25
VDDIO_1.5
VDDCORE_1.5
*CR#0_1.5
*CR#2_1.5
SRCT2_LPR
SRCC2_LPR
GNDSRC
SRCT1_LPR
SRCC1_LPR
VDDIO_1.5
VDDCORE_1.5
*CR#1_1.5
SRCT0_LPR
SRCC0_LPR
GNDSRC
GNDCPU
48 47 46 45 44 43 42 41 40 39 38 37
CPU_STOP#_3.3
CLKPWRGD#/PD_3.3
X2
X1
VDDREF_3.3
REF_3.3_2x
GNDREF
VDDCORE_1.5
FSC_L_1.5
TEST_MODE_1.5
TEST_SEL_1.5
SCLK_3.3
1
2
3
4
5
6
7
8
9
10
11
12
VDDCORE_1.5
SDATA_3.3
VDDIO_1.5
9UMS9610
13 14 15 16 17 18 19 20 21 22 23 24
DOT96C_LPR
GNDLCD
LCD100C_LPR
DOT96T_LPR
LCD100T_LPR
GNDDOT
48引脚MLF , 6×6毫米, 0.4mm间距
*表示与规格为10Mohm的内部上拉至1.5V的输入
IDT
TM
/信通空
M
电脑主时钟
GNDCPU
1336—06/01/09
1
ICS9UMS9610
电脑主时钟
引脚说明
针#
1
2
3
4
5
6
7
8
9
10
引脚名称
CPU_STOP#_3.3
CLKPWRGD#/PD_3.3
X2
X1
VDDREF_3.3
REF_3.3_2x
GNDREF
VDDCORE_1.5
FSC_L_1.5
TEST_MODE_1.5
TYPE
IN
IN
OUT
IN
PWR
OUT
GND
PWR
IN
IN
描述
这个低电平有效的输入停止该被设定为停止的所有的CPU时钟。
这个级别的敏感频闪确定何时锁存器的输入是有效的,并
准备进行采样。当高,这种异步输入的地方
器件进入掉电状态。
晶振输出,名义上14.318MHz
晶振输入,名义上14.318MHz 。
电源引脚的XTAL和REF时钟,标称3.3V
3.3V 14.318 MHz参考时钟。默认值2的负载驱动能力
接地引脚REF输出。
1.5V电源为核心PLL
门槛低输入CPU的频率选择。是指输入电
特性Vil_FS和Vih_FS值。 1.5V最大输入电压。
TEST_MODE是一个实时输入Hi -Z和REF / N分频器之间进行选择
模式,而在测试模式。请参考测试澄清表。最大输入
电压为1.5V 。
TEST_SEL :锁存输入选择测试模式。最大输入电压为1.5V
1 =所有输出三态测试
0 =所有输出表现一般。
SMBus的电路, 3.3V宽容的时钟引脚。
数据引脚SMBus的电路, 3.3V宽容。
1.5V电源为核心PLL
电源的低功耗差分输出,标称1.5V 。
低功耗差分对96.00MHz点时钟的补充时钟。
GND无需50欧姆电阻。没有必要卢比。
低功耗差分对96.00MHz点时钟的真实时钟。没有
50欧姆的电阻到GND需要。没有必要卢比。
接地引脚DOT时钟输出
接地引脚LCD时钟输出
低功耗差分对LCD100 SS时钟的补充时钟。没有
50欧姆的电阻到GND需要。没有必要卢比。
低功耗差分对LCD100 SS时钟的真实时钟。没有50欧姆
电阻到GND需要。没有必要卢比。
电源的低功耗差分输出,标称1.5V 。
1.5V电源为核心PLL
1.5V时钟要求SRC0 , 0 =启用, 1 =禁用
逻辑电平
(V)
3.3
3.3
不适用
1.5
3.3
3.3
0
1.5
1.5
1.5
输入电平
公差( V)
3.3
3.3
不适用
1.5
3.3
不适用
不适用
1.5
1.5
3.3
11
12
13
14
15
16
17
18
19
20
21
22
23
24
TEST_SEL_1.5
SCLK_3.3
SDATA_3.3
VDDCORE_1.5
VDDIO_1.5
DOT96C_LPR
DOT96T_LPR
GNDDOT
GNDLCD
LCD100C_LPR
LCD100T_LPR
VDDIO_1.5
VDDCORE_1.5
*CR#0_1.5
IN
IN
I / O
PWR
PWR
OUT
OUT
GND
GND
OUT
OUT
PWR
PWR
IN
1.5
3.3
3.3
1.5
1.5
0.8
0.8
0
0
0.8
0.8
1.5
1.5
1.5
3.3
3.3
3.3
1.5
1.5
不适用
不适用
不适用
不适用
不适用
不适用
1.5
1.5
1.5
IDT
TM
/信通空
M
电脑主时钟
1336—06/01/09
2
ICS9UMS9610
电脑主时钟
引脚说明(续)
针#
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
引脚名称
GNDSRC
SRCC0_LPR
SRCT0_LPR
*CR#1_1.5
VDDCORE_1.5
VDDIO_1.5
SRCC1_LPR
SRCT1_LPR
GNDSRC
SRCC2_LPR
SRCT2_LPR
*CR#2_1.5
FSB_L_1.5
CPUC2_LPR
CPUT2_LPR
GNDCPU
VDDIO_1.5
VDDCORE_1.5
CPUC1_LPR
CPUT1_LPR
GNDCPU
VDDIO_1.5
CPUC0_LPR
CPUT0_LPR
TYPE
描述
GND接地引脚输出的SRC
差是0.8V推挽SRC输出的互补时钟
OUT
集成的33ohm串联电阻。 GND无需50欧姆电阻。
差0.8V推挽输出SRC的集成33ohm真实时钟
OUT
串联电阻。 GND无需50欧姆电阻。
在1.5V时钟要求SRC1 , 0 =启用, 1 =禁用
PWR 1.5V电源为核心PLL
PWR电源的低功耗差分输出,标称1.5V 。
差是0.8V推挽SRC输出的互补时钟
OUT
集成的33ohm串联电阻。 GND无需50欧姆电阻。
差0.8V推挽输出SRC的集成33ohm真实时钟
OUT
串联电阻。 GND无需50欧姆电阻。
GND接地引脚输出的SRC
差是0.8V推挽SRC输出的互补时钟
OUT
集成的33ohm串联电阻。 GND无需50欧姆电阻。
差0.8V推挽输出SRC的集成33ohm真实时钟
OUT
串联电阻。 GND无需50欧姆电阻。
在1.5V时钟要求SRC2 , 0 =启用, 1 =禁用
门槛低输入CPU的频率选择。是指输入电
IN
特性Vil_FS和Vih_FS值。 1.5V最大输入电压。
与差分对0.8V推挽CPU输出互补时钟
OUT
集成的33ohm串联电阻。没有50欧姆的电阻到GND需要。
带有集成的差分对0.8V推挽CPU输出真实时钟
OUT
33ohm串联电阻。没有50欧姆的电阻到GND需要。
GND接地引脚的CPU输出
PWR电源的低功耗差分输出,标称1.5V 。
PWR 1.5V电源为核心PLL
与差分对0.8V推挽CPU输出互补时钟
OUT
集成的33ohm串联电阻。没有50欧姆的电阻到GND需要。
带有集成的差分对0.8V推挽CPU输出真实时钟
OUT
33ohm串联电阻。没有50欧姆的电阻到GND需要。
GND接地引脚的CPU输出
PWR电源的低功耗差分输出,标称1.5V 。
与差分对0.8V推挽CPU输出互补时钟
OUT
集成的33ohm串联电阻。没有50欧姆的电阻到GND需要。
带有集成的差分对0.8V推挽CPU输出真实时钟
OUT
33ohm串联电阻。没有50欧姆的电阻到GND需要。
逻辑电平
(V)
0
0.8
0.8
1.5
1.5
1.5
0.8
0.8
0
0.8
0.8
1.5
1.5
0.8
0.8
0
1.5
1.5
0.8
0.8
0
1.5
0.8
0.8
输入电平
公差( V)
不适用
不适用
不适用
1.5
1.5
1.5
不适用
不适用
不适用
不适用
不适用
1.5
1.5
不适用
不适用
不适用
1.5
1.5
不适用
不适用
不适用
1.5
不适用
不适用
IDT
TM
/信通空
M
电脑主时钟
1336—06/01/09
3