可编程逻辑XC3S1000-4FG456C模块1:介绍及订购资料DS099 (v3.1) 2013年6月27日
•介绍•特点•建筑概述•数组大小和资源可编程逻辑XC3S1000-4FG456C
•用户输入/输出图表•订购信息模块2:功能描述可编程逻辑XC3S1000-4FG456C
DS099 (v3.1) 2013年6月27日•输入/输出模块(IOBs)•伯概述•选择™接口I/O标准
•可配置逻辑块(CLBs)•块内存•专用的乘数•数字时钟管理器(DCM)
•时钟网络•配置模块3:直流和开关特性可编程逻辑XC3S1000-4FG456C
•直流电气特性•绝对最高评级•电源电压规格•推荐操作条件•直流特性可编程逻辑XC3S1000-4FG456C
•开关特性•I / O时间•内部逻辑定时•DCM时机配置和JTAG定时配置过程中的Pin行为
DFS支持两种工作模式,高频和低频,每一种都在不同的时钟上指定
频率范围。dfs_frequency通_mode属性在这两种模式之间进行选择。当属性被设置为
低,低频模式允许两个DFS输出在低到中频率范围内工作。当
属性设置为HIGH, HIGH Frequency模式允许这两个输出以尽可能高的频率运行。
•方案概述•引脚分配表足迹可编程逻辑XC3S1000-4FG456C
快速前瞻性进位逻辑
•专用18×18乘法器
JTAG逻辑兼容IEEE 1149.1/1532
•SelectRAM™分层内存
•最多1872 Kbits的总块RAM
•最多520 Kbits的总分布式RAM•数字时钟管理器(最多4个DCMs)
•时钟偏移消除•频率合成•高分辨率移相•8条全球时钟线和丰富的路由•完全由Xilinx ISE®和WebPACK™软件支持开发系统•MicroBlaze™和PicoBlaze™处理器,PCI®,PCI Express®管道端点和其他IP核心