位置:51电子网 » 技术资料 » 消费类电子

S2C S4 TAI Verification Module

发布时间:2011/6/8 9:28:16 访问次数:1332

S2C公司

S2C公司总部设在美国加州硅谷,是全球领先的提供系统到芯片整体解决方案的供应商。S2C自2003年成立以来一直专注于提供快速SoC原型验证解决方案,S2C提供:

基于FPGA的高速SoC原型验证硬件及自动化软件和调试工具

原型验证就绪的IP (Prototype Ready™ IP),平台和附件

系统级设计验证和加速方案

S2C的价值体现在SoC/ASIC开发,我们的高素质的工程师团队和以客户为导向的销售队伍,能够很好的理解客户SoC设计开发的需求。S2C独特的基于FPGA的电子系统级设计方案,采用了我们的TAI IP 技术的专利,使得设计工程师可以快速而安全地使用所需的IP (FPGA格式) 在FPGA平台 上整合成SoC设计原型。这使得用户可以提早进行软件开发,以缩短项目开发的进度。通过把高效的原型验证方法学与大量的原型验证就绪的IP(Prototype Ready IP)和先进的SoC验证和加速决方案结合起来,S2C解决方案能够显著缩短SoC设计周期。

除了位于美国加州圣何塞市的总部,S2C目前在上海设有研发与运营中心,并在北京,深圳与台湾新竹设有直接销售与技术支持中心。S2C是SoCIP研讨展览会的主办者,为亚太地区的SoC专业设计人员与国际上领先的IP和SoC解决方案供应商建立相互沟通的平台。S2C S4 TAI Verification Module提供了三种使用方式:Verification Mode(验证模式)、Debug Mode(调试模式)及Logic Mode(逻辑模式)。验证模式使用SCE-MI或定制的C-API通过一条 x4-lane PCIe Gen2通道实现海量数据和PC之间的传输。在调试模式中,S4 TAI Verification Module通过使用Altera SignalTap且同时保持用户的RTL名从而实现了多个FPGA的同步调试。在逻辑模式中,用户能原型化一个设计,其容量能达到3.6M门。 Verification Module中所有的调试和验证设置都在TAI Player Pro™中完成。



验证模式利用TAI Verification Module的高速PCIe Gen2接口将大量验证数据在PC和TAI Logic Module之间进行双向快速地传输。该模式能将原型系统和仿真器直接连接进行同步仿真。C-API/SCE-MI(标准协同仿真建模接口)    Pcle Gen2 

TAI Verification Module   

Transactors    执行端

TAI Logic Module  



调试模式则利用了用户现有的Altera SignalTap调试环境。TAI Verification Module从TAI Logic Module中的多个FPGA获取用户定义的信号通过JTAG接口与SignalTap连接。Quad S4 Logic Module中每个FPGA的120信号都接到了Verification Module的FPGA中。用户能在Quad S4 Logic Module的每个FPGA中进行120 x N信号的路径选择。在最初的软件发布版本,N固定在4上,但是在今后的版本中这将由用户来定义。所有的用户必须在设计综合前在RTL级选择Probes并且将它们按照每个FPGA120个probe来进行分组。TAI Player Pro自动采用的多路复用技术将来自多个FPGA的调试信号发送至Verification Module的单个AlteraSignalTap,并保留RTL的名字。在使用Altera的SignalTap调试过程中的调试数据存储在Verification Module FPGA的存储器中只到预先设置的触发条满足。S4 TAI Verification Module能作为小规模的SoC或ASIC设计高达3.6M门容量的单个原型使用。S4 TAI Verification Module能配置在AlteraStratix IV 180或360 GX FPGA上,并且在4个 LM连接器上共有480个外部I/O,x4 PCIe Gen2接口和2对SMA接口的千兆比特收发器。


TAI Verification Module硬件现在已供使用。SoC/ASIC原型解决方案供应商,S2C日前宣布他们已经开发了一种原型验证产品,即TAI Verification Module(专利申请中)。它允许使用者通过一条x4 PCIe Gen2通道到连接FPGA原型中的用户设计和用户的电脑,使得用户能够使用大量数据和测试向量对FPGA原型中的用户设计进行快速验证。基于Altera Stratix-4 GX FPGA的TAI Verification Module将Altera 的SignalTap Logic Analyzer集成到了S2C的TAI Player软件中,它能支持在多个FPGA进行RTL 级别调试。这项创新的技术在设计编译过程中建立了多组,每组480个probe,从而使用户能在不需要进行冗长的FPGA重新编译的情形下在多个FPGA中查看数以千计的RTL级probe。





S2C公司

S2C公司总部设在美国加州硅谷,是全球领先的提供系统到芯片整体解决方案的供应商。S2C自2003年成立以来一直专注于提供快速SoC原型验证解决方案,S2C提供:

基于FPGA的高速SoC原型验证硬件及自动化软件和调试工具

原型验证就绪的IP (Prototype Ready™ IP),平台和附件

系统级设计验证和加速方案

S2C的价值体现在SoC/ASIC开发,我们的高素质的工程师团队和以客户为导向的销售队伍,能够很好的理解客户SoC设计开发的需求。S2C独特的基于FPGA的电子系统级设计方案,采用了我们的TAI IP 技术的专利,使得设计工程师可以快速而安全地使用所需的IP (FPGA格式) 在FPGA平台 上整合成SoC设计原型。这使得用户可以提早进行软件开发,以缩短项目开发的进度。通过把高效的原型验证方法学与大量的原型验证就绪的IP(Prototype Ready IP)和先进的SoC验证和加速决方案结合起来,S2C解决方案能够显著缩短SoC设计周期。

除了位于美国加州圣何塞市的总部,S2C目前在上海设有研发与运营中心,并在北京,深圳与台湾新竹设有直接销售与技术支持中心。S2C是SoCIP研讨展览会的主办者,为亚太地区的SoC专业设计人员与国际上领先的IP和SoC解决方案供应商建立相互沟通的平台。S2C S4 TAI Verification Module提供了三种使用方式:Verification Mode(验证模式)、Debug Mode(调试模式)及Logic Mode(逻辑模式)。验证模式使用SCE-MI或定制的C-API通过一条 x4-lane PCIe Gen2通道实现海量数据和PC之间的传输。在调试模式中,S4 TAI Verification Module通过使用Altera SignalTap且同时保持用户的RTL名从而实现了多个FPGA的同步调试。在逻辑模式中,用户能原型化一个设计,其容量能达到3.6M门。 Verification Module中所有的调试和验证设置都在TAI Player Pro™中完成。



验证模式利用TAI Verification Module的高速PCIe Gen2接口将大量验证数据在PC和TAI Logic Module之间进行双向快速地传输。该模式能将原型系统和仿真器直接连接进行同步仿真。C-API/SCE-MI(标准协同仿真建模接口)    Pcle Gen2 

TAI Verification Module   

Transactors    执行端

TAI Logic Module  



调试模式则利用了用户现有的Altera SignalTap调试环境。TAI Verification Module从TAI Logic Module中的多个FPGA获取用户定义的信号通过JTAG接口与SignalTap连接。Quad S4 Logic Module中每个FPGA的120信号都接到了Verification Module的FPGA中。用户能在Quad S4 Logic Module的每个FPGA中进行120 x N信号的路径选择。在最初的软件发布版本,N固定在4上,但是在今后的版本中这将由用户来定义。所有的用户必须在设计综合前在RTL级选择Probes并且将它们按照每个FPGA120个probe来进行分组。TAI Player Pro自动采用的多路复用技术将来自多个FPGA的调试信号发送至Verification Module的单个AlteraSignalTap,并保留RTL的名字。在使用Altera的SignalTap调试过程中的调试数据存储在Verification Module FPGA的存储器中只到预先设置的触发条满足。S4 TAI Verification Module能作为小规模的SoC或ASIC设计高达3.6M门容量的单个原型使用。S4 TAI Verification Module能配置在AlteraStratix IV 180或360 GX FPGA上,并且在4个 LM连接器上共有480个外部I/O,x4 PCIe Gen2接口和2对SMA接口的千兆比特收发器。


TAI Verification Module硬件现在已供使用。SoC/ASIC原型解决方案供应商,S2C日前宣布他们已经开发了一种原型验证产品,即TAI Verification Module(专利申请中)。它允许使用者通过一条x4 PCIe Gen2通道到连接FPGA原型中的用户设计和用户的电脑,使得用户能够使用大量数据和测试向量对FPGA原型中的用户设计进行快速验证。基于Altera Stratix-4 GX FPGA的TAI Verification Module将Altera 的SignalTap Logic Analyzer集成到了S2C的TAI Player软件中,它能支持在多个FPGA进行RTL 级别调试。这项创新的技术在设计编译过程中建立了多组,每组480个probe,从而使用户能在不需要进行冗长的FPGA重新编译的情形下在多个FPGA中查看数以千计的RTL级probe。





相关IC型号

Warning: Undefined variable $stockkeys in G:\website_51dzw\www.51dzw.com\code\tech\view.php on line 152

热门点击

 

推荐技术资料

中国传媒大学传媒博物馆开
    传媒博物馆开馆仪式隆童举行。教育都i国家广电总局等部门... [详细]
版权所有:51dzw.COM
深圳服务热线:13751165337  13692101218
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!