特点
永久软件写保护了公司上半年的阵列
- 软件程序来检查写保护状态
硬件写保护整个阵列
低电压和标准电压工作
– 5.0 (V
CC
= 4.5V至5.5V )
– 2.7 (V
CC
= 2.7V至5.5V )
– 1.8 (V
CC
= 1.8V至5.5V )
内部分为256 ×8
2线串行接口
施密特触发器滤波输入抑制噪声
双向数据传输协议
100千赫( 1.8V和2.7V )和400 KHz ( 5.0V )的兼容性
16字节页写模式
部分页写
自定时写周期(最大10 ms )
高可靠性
- 耐力: 100万次擦写循环
- 数据保存:100年
- ESD保护: >3,000V
提供汽车级和扩展级温度装置
8引脚PDIP , 8引脚JEDEC SOIC和8引脚TSSOP封装
2线串行
EEPROM
与常驻
软件写
保护
2K ( 256 ×8 )
描述
在AT34C02提供2048位的串行电可擦除和可编程
只读组织为256个字的每个字节8位存储器(EEPROM) 。前半的
该器件集成了一个软件写保护功能,同时硬件写亲
tection对于整个阵列是可通过一个外部引脚为好。一旦软件
使能时,通过发送一个特殊的命令给设备写保护,它不能
扭转。硬件写保护控制与WP销,可用于
保护整个阵列,软件写保护是否已
启用。这允许用户以保护无,前半,或所有阵列的视
上的应用程序。所述装置被用于许多工业和商业优化
应用低功耗和低电压操作是必不可少的。在AT34C02
在节省空间的8引脚PDIP , 8引脚JEDEC SOIC和8引脚TSSOP封装可用
年龄和通过2线串行接口访问。此外,它是在5.0V可用
( 4.5V至5.5V ) , 2.7V ( 2.7V至5.5V )和1.8V ( 1.8V至5.5V )版本。
AT34C02
销刀豆网络gurations
引脚名称
A0至A2
SDA
SCL
WP
功能
地址输入
串行数据
串行时钟输入
写保护
8引脚TSSOP
A0
A1
A2
GND
1
2
3
4
8
7
6
5
VCC
WP
SCL
SDA
A0
A1
A2
GND
A0
A1
A2
GND
8引脚SOIC
1
2
3
4
8
7
6
5
VCC
WP
SCL
SDA
2线串行
与EEPROM
永久
软件写
PROTEC
8引脚PDIP
1
2
3
4
8
7
6
5
VCC
WP
SCL
SDA
牧师0958D - 07 / 98
1
绝对最大额定值*
工作温度.................................. -55 ° C至+ 125°C
存储温度..................................... -65 ° C至+ 150°C
任何引脚电压
相对于地面.....................................- 1.0V至+ 7.0V
最大工作电压6.25V ...........................................
直流输出电流............................................... ......... 5.0毫安
*注意:
强调超越“绝对下上市
最大额定值“,可能会造成永久性损坏
年龄到设备。这是一个值仅为
该器件在这些或任何功能操作
超出所指示的其他条件
本规范的业务部门所不
暗示。暴露在绝对最大额定值
长时间会影响器件的条件
可靠性。
框图
V
CC
GND
WP
SCL
SDA
开始
停止
逻辑
串行
控制
逻辑
写保护
电路
负载
设备
地址
比较
A
2
A
1
A
0
COMP
负载
INC。
X月
数据恢复
软件写
保护区
( 00H - 7FH )
EN
H.V.泵/时序
读/写
数据字
ADDR /计数器
E
2
舞会
十二月
串行MUX
D
IN
D
OUT
/ ACK
逻辑
D
OUT
引脚说明
串行时钟( SCL ) :
在SCL输入用于正
边缘时钟将数据送入EEPROM器件,负
边缘时钟数据从每个设备的。
串行数据( SDA ) :
SDA引脚是双向的
串行数据传输。该引脚为开漏输出,可
是线或任意数量的其他漏极开路或开
集热设备。
器件/页地址( A2 , A1 , A0 ) :
在A2 , A1
和A0引脚的器件地址输入的硬件连接
为AT34C02 。多达八个2K设备可以是
解决在一个总线系统(器件寻址
根据器件寻址章节中详细讨论) 。
写保护(WP ) :
该AT34C02有一个亲写
TECT引脚,提供硬件数据保护。写
保护引脚允许正常的读/写操作时CON组
2
AT34C02
AT34C02
连接至地(GND )或当悬空。当
写保护引脚连接到V
CC
中,写保护
功能被启用为整个阵列。写保护
方式示于下表中。
AT34C02写保护模式
WP引脚状态
V
CC
GND或浮动
GND或浮动
写保护注册
—
没有编程
程序
该阵列的一部分写保护
全阵列( 2K )
正常的读/写
上半年阵列
( 1K : 00H - 7FH )
引脚电容
(1)
适用在推荐的工作范围从T
A
= 25 ° C,F = 1.0兆赫,V
CC
= +1.8V
符号
C
I / O
C
IN
注意:
测试条件
输入/输出电容( SDA )
输入电容(A
0
, A
1
, A
2
, SCL )
1.此参数的特点,而不是100%测试
最大
8
6
单位
pF
pF
条件
V
I / O
= 0V
V
IN
= 0V
DC特性
推荐参数的适用工作条件:T已
AI
= -40 ° C至+ 85°C ,V
CC
= + 1.8V至+ 5.5V ,T
AC
= 0 ° C至+ 70 ° C,
V
CC
= + 1.8V至+ 5.5V (除非另有说明) 。
符号
V
CC1
V
CC2
V
CC3
I
CC
I
CC
I
SB1
I
SB2
I
SB3
I
LI
I
LO
V
IL
V
IH
V
OL2
V
OL1
注意:
参数
电源电压
电源电压
电源电压
电源电流V
CC
= 5.0V
电源电流V
CC
= 5.0V
待机电流V
CC
= 1.8V
待机电流V
CC
= 2.7V
待机电流V
CC
= 5.0V
输入漏电流
输出漏电流
输入低电平
(1)
输入高电平
(1)
输出低电平V
CC
= 3.0V
输出低电平V
CC
= 1.8V
I
OL
= 2.1毫安
I
OL
= 0.15毫安
READ在100kHz
写在100千赫
V
IN
= V
CC
或V
SS
V
IN
= V
CC
或V
SS
V
IN
= V
CC
或V
SS
V
IN
= V
CC
或V
SS
V
OUT
= V
CC
或V
SS
-0.6
V
CC
x 0.7
测试条件
民
1.8
2.7
4.5
0.4
2.0
0.6
1.6
8.0
0.10
0.05
典型值
最大
5.5
5.5
5.5
1.0
3.0
3.0
4.0
18.0
3.0
3.0
V
CC
x 0.3
V
CC
+ 0.5
0.4
0.2
单位
V
V
V
mA
mA
A
A
A
A
A
V
V
V
V
1. V
IL
分钟和V
IH
最大仅为参考,未经测试。
3
AC特性
适用在推荐的工作范围从T
A
= -40 ° C至+ 85°C ,V
CC
= + 1.8V至+ 5.5V ,
C
L
= 1的TTL门和100pF的(除非另有说明) 。
1.8V, 2.7V
符号
f
SCL
t
低
t
高
t
I
t
AA
t
BUF
t
HD.STA
t
SU.STA
t
HD.DAT
t
SU.DAT
t
R
t
F
t
SU.STO
t
DH
t
WR
耐力
(1)
注意:
参数
时钟频率, SCL
时钟脉冲宽度低
时钟脉冲宽度高
噪声抑制时间
(1)
时钟低到数据输出有效
时间总线必须是自由的前一个新的传输开始
(1)
开始保持时间
启动建立时间
数据保持时间
数据在建立时间
输入上升时间
(1)
输入下降时间
(1)
停止建立时间
数据输出保持时间
写周期时间
5.0V , 25°C时,页面模式
1M
4.7
100
10
1M
0.1
4.7
4.0
4.7
0
200
1.0
300
0.6
50
10
4.7
4.0
100
4.5
0.1
1.2
0.6
0.6
0
100
0.3
300
民
最大
100
1.2
0.6
50
0.9
5.0V
民
最大
400
单位
千赫
s
s
ns
s
s
s
s
s
ns
s
ns
s
ns
ms
写
周期
1.此参数的特点,而不是100%测试。
存储器组织
AT34C02 , 2K串行EEPROM :
2K的是内部奥尔加
认列有256页,每页1个字节。随机字
寻址需要一个8位的数据字的地址。
停止命令会使EEPROM的备用电源
模式(请参阅启动和停止定义时序图) 。
应答:
所有的地址和数据字seri-
同盟发送到和来自于8位字的EEPROM中。
该EEPROM发送零,以确认它有
收到每一个字。这种情况发生在第九个时钟
周期。
待机模式:
该AT34C02具有低功耗
待机模式,该模式被使能:(1)在上电时或(b)
在收到停止位和完成后的任何
内部操作。
存储器复位:
后在协议中断,电力
或系统复位,任何2线部分可以通过后续进行复位
荷兰国际集团按照下列步骤操作:
(一)时钟多达9个循环, (二)寻找SDA高在每个周期中
当SCL为高电平,然后(三)建立一个起始条件
SDA为高。
设备操作
时钟及数据传输:
SDA引脚属于正常
马利拉高与外部装置。在SDA数据
针可以在SCL为低电平的时间段只能改变(参见
数据有效性时序图) 。 SCL期间的数据变动
高时会显示一个启动或停止定义的条件
下文。
启动条件:
SDA的有高到低的过渡
SCL为高电平是一个启动条件,必须先于任何其它
命令(参见启动和停止定义时序dia-
克) 。
停止条件:
SDA与由低到高的转变
SCL高是一个停止条件。后的读出顺序,对
4
AT34C02
AT34C02
总线时序SCL :串行时钟SDA :串行数据I / O
写周期时序SCL :串行时钟SDA :串行数据I / O
(1)
注意:
1.
写周期时间t
WR
是指一个写序列的内部清楚到底的有效停止时间/写
周期。
5