添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符P型号页 > 首字符P的型号第382页 > PALLV22V10
PALLV22V10
PALLV22V10Z
COM'L : -7/10/15
IND : -15
IND : -25
PALLV22V10和PALLV22V10Z家庭
低电压(零功耗) 24引脚EE CMOS
多才多艺的PAL器件
特色鲜明
x
低电压运行, 3.3 V兼容JEDEC
x
x
x
x
x
x
x
x
x
概述
该PALLV22V10是一种先进的PAL
设备内置有低电压,高速, electrically-
可擦除CMOS技术。
该PALLV22V10Z提供低电压和零待机功耗。在30 μA最大待机
电流, PALLV22V10Z允许电池供电的操作延长的时间。
对乘积项8至16个连接到所述网络连接固定的或阵列具有不同的分布
在整个输出(参见框图) 。该产品的总和或饲料的输出宏单元。
每个宏单元可以被编程为登记或组合,和高有效或低有效。
输出CON组fi guration由两比特控制中的每个宏单元的两个多路复用器来决定。
出版#
18956
Amendment/0
U
SE
该PALLV22V10设备实现了熟悉的布尔逻辑传递函数,总和
产品。在PAL器件是一种可编程的与阵列驱动一个固定或阵列。在与阵列
被编程来创建自定义的产品而言,而或阵列金额方面选择在
输出。
启:
F
发行日期:
2000年9月
G
AL
EW
EV
D
ES IC
IG ES
S 0
— V
CC
= + 3.0 V至3.6 V
商用和工业温度范围
7.5纳秒吨
PD
电可擦除技术提供侦察网络可配置逻辑和充分的可测试性
10宏单元可编程为登记或组合,和高有效或低
匹配应用需求
多样化的产品长期经销允许每个输出16产品条款复杂
功能
全球异步复位和初始化同步预设
上电复位初始化和预注册的可测试性
丰富的第三方软件和编程器支持
24引脚裸泳和28引脚PLCC封装节省空间
R
框图
CLK / I
0
1
11
I
1
- I
11
可编程
和阵列
(44 x 132)
8
10
12
14
16
16
14
12
10
8
RESET
G
AL
EW
EV
D
ES IC
IG ES
S 0
产量
逻辑
万家乐
CELL
产量
逻辑
万家乐
CELL
产量
逻辑
万家乐
CELL
产量
逻辑
万家乐
CELL
产量
逻辑
万家乐
CELL
产量
逻辑
万家乐
CELL
产量
逻辑
万家乐
CELL
R
产量
逻辑
万家乐
CELL
产量
逻辑
万家乐
CELL
产量
逻辑
万家乐
CELL
预设
I / O
0
I / O
1
I / O
2
I / O
3
I / O
4
I / O
5
I / O
6
I / O
7
I / O
8
I / O
9
18956D-001
功能说明
该PALLV22V10是PALCE22V10的低电压版本。它具有所有的建筑特色
的PALCE22V10 。
该PALLV2210Z是PALCE22V10的低电压,零功率版本。它具有所有
在PALCE22V10的建筑特色。此外, PALLV22V10Z具有零待机功率
与未使用的乘积项禁用功能。
该PALLV22V10使系统工程师能够实现片上设计了EE程序
细胞精读音响gure AND和OR门的装置内,根据所需的逻辑功能。
门之间的复杂的连接,这在以前需要耗时的布局,都是
来自PC板抬起并放置在硅,在那里他们可以很容易地在MODI音响编
原型设计或生产。
产品方面与所有连接打开的假设逻辑高电平状态;产品条款
同时连接到真正的和任何一个输入补假设的逻辑低状态。
该PALLV22V10具有12个输入和10个I / O宏单元。宏小区(图1)允许的四分之一
潜在产出CON连接gurations ;注册输出或组合I / O ,高有效或低
(参见图2) 。该CON组fi guration选择是根据用户的设计规范网络阳离子,使
在CON组fi guration了相应的编程位■
0
- S
1
。多路控制连接
通过一个可编程的位到地(0),通过多路器选择的“0”的路径。删除
该位断开接地控制线,并FL燕麦V
CC
( 1)中,选择“1”的路径。
该装置产生与在每一输入到与门阵列连接的EE的单元格链接,并
可以通过施加适当的电压向电路有选择地去除。利用一个easily-
实现的编程算法,这些产品可以被快速地编程,以任何
自定义模式。
2
PALLV22V10和PALLV22V10Z家庭
U
SE
可变的输入/输出引脚比
该PALLV22V10具有12专用输入线,并且每个宏单元的输出可以是一个I / O引脚。
缓冲器的输入设备有互补输出,以提供用户可编程的输入信号
极性。未使用的输入引脚应连接到V
CC
或GND 。
注册输出CON组fi guration
该PALLV22V10的每个宏单元包括一个D型佛罗里达州的ip-佛罗里达州运算进行数据存储和同步。
在IP- FL佛罗里达州运装在时钟输入的低电平到高电平跳变。在登记
CON组fi guration (S
1
= 0) ,则数组的反馈是从
Q
的FL IP- FL操作。
组合I / O CON组fi guration
任宏单元可以通过选择绕过多路复用器路径是CON连接gured作为组合
在佛罗里达州IP- FL运(S
1
= 1)。在组合CON连接配置中,反馈是从引脚。
AR
Q
CLK
Q
SP
G
AL
EW
EV
D
ES IC
IG ES
S 0
1
1
0
0
0
1
0
1
I /对
S1
S1
0
0
1
1
S0
R
S0
0
1
0
1
输出CON组fi guration
注册/低电平有效
注册/主动高
组合/低电平有效
组合/主动高
0
1
0 =程序EE位
1 =擦除(收费) EE位
U
SE
18956C-004
图1.输出逻辑宏单元图
PALLV22V10和PALLV22V10Z家庭
3
AR
D
CLK
SP
一。注册/低电平
Q
Q
S0 = 0
S1 = 0
S0 = 0
S1 = 1
B 。组合/低电平
R
AR
D
CLK
SP
Q
Q
。注册/主动高
G
AL
EW
EV
D
ES IC
IG ES
S 0
S0 = 1
S1 = 0
S0 = 1
S1 = 1
。组合/主动高
18956D-005
图2.宏单元CON组fi guration选项
可编程三态输出
可编程输出极性
每个宏单元输出的极性可以高有效或低,无论是匹配输出
信号需要或降低产品的条款。可编程极性使得布尔表达式是
写在其最紧凑的形式(真或倒置) ,而输出仍然可以是所希望的
极性。它还可以保存“ DeMorganizing ”的努力。
选择是通过可编程的位S控制
0
在输出宏单元,并同时影响注册
和组合输出。选择是自动的基础上,设计规范网络阳离子和销
德网络nitions 。如果引脚德音响nition和输出方程具有相同的极性时,输出为
编程为高有效(S
0
= 1).
预置/复位
对于初始化, PALLV22V10有更多的预置和重置产品的条款。这些术语
连接到所有已注册的输出。当同步预置(SP)的乘积项被置
高,输出寄存器将装入的下一个低到高的时钟跳变高电平。
当异步复位(AR)的乘积项被置为高电平时,输出寄存器将
立即加载与时钟的低电平独立。
4
U
SE
每个输出有三态控制的三态输出缓冲器。一个产品长期控制
缓冲器,允许启用和禁用是的设备的输入或输出的任何产品的功能
反馈。该组合输出提供了一个双向I / O引脚,并且可以CON组fi gured作为
一个专用的输入,如果缓冲区始终禁用。
PALLV22V10和PALLV22V10Z家庭
需要注意的是预置和复位控制FL IP- FL运算,而不是输出引脚。的输出电平被确定
由输出极性选择。
更低的工作电压好处科幻TS
该PALLV22V10具有3.0 V至3.6 V的工作电压范围的低电压允许更低的
运行功耗,更长的电池寿命,对于笔记本电脑和/或更小的电池
应用程序。
因为功率正比于电压的平方,减少从电源电压的
5.0 V至3.3 V显着降低功耗。这直接转化为更长的电池
可延长便携式应用。更低的功耗也可用于减小尺寸和
重量电池。因此, 3.3伏的设计便利的形式因子的降低。
3.3 -V ( CMOS )和5 -V ( CMOS和TTL)兼容输入和I / O
输入电压可以是TTL电平。此外,该PALLV22V10可以驱动与真正的5V
CMOS电平由于特殊的输入和I / O缓冲器电路。
上电复位
所有的IP- FL FL OPS功率达为逻辑低电平可预测的系统初始化。的输出
PALLV22V10将取决于编程输出极性。在V
CC
崛起必须是单调的,
和复位延迟时间是最大1000ns最大。
注册PRELOAD
安全位
编程和VERI网络阳离子后, PALLV22V10的设计可以通过编程来保证
安全EE位。一旦编程,该位失败的内部程序模式的回读
通过器件编程器,确保来自竞争对手的专利设计。当安全位
编程时,该阵列会读,仿佛每一位被擦除,并预载将被禁用。
该位只能在与整个图形的消失一起被擦除。
编程和擦除
在PALLV22V10可以在标准逻辑程序员进行编程。它也可被擦除至
重置以前CON连接gured设备恢复到未编程状态。自动擦除是
通过编程的硬件完成。不需要特殊的擦除操作。
U
SE
在PALLV22V10寄存器可以从输出引脚被预加载,以方便的功能
测试复杂的状态机的设计。此功能允许直接加载任意状态,
使其经过长时间的测试向量序列不必要周期来达到所需的状态。在
另外,从非法状态的转换可以通过加载非法状态和观察进行校验网络版
适当的恢复。
G
AL
EW
EV
D
ES IC
IG ES
S 0
PALLV22V10和PALLV22V10Z家庭
更低的工作电压导致减少了I / O电压摆幅。这降低了噪音
生成并提供电路板设计不太恶劣的环境。更低的工作电压
还可以减少电磁辐射的噪声,并且获得FCC的批准更容易。
R
5
查看更多PALLV22V10PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    PALLV22V10
    -
    -
    -
    -
    终端采购配单精选

    QQ: 点击这里给我发消息 QQ:800888908 复制
    电话:755-83241160(高端器件渠道商)/83950019/83950895/83950890
    联系人:Sante Zhang/Mollie
    地址:總部地址:UNIT D18 3/FWONG KING INDUSTRIAL BUILDINGNO.2-4 TAI YAU STREETKL
    深圳地址:深圳市龍崗區坂田街道永香路創匯

    PALLV22V10
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号院增光佳苑2号楼1单元1102室
PALLV22V10
√ 欧美㊣品
▲10/11+
8732
贴◆插
【dz37.com】实时报价有图&PDF
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号2-1-1102
PALLV22V10
√ 欧美㊣品
▲10/11+
10292
贴◆插
【dz37.com】实时报价有图&PDF
查询更多PALLV22V10供应信息

深圳市碧威特网络技术有限公司
 复制成功!