QL3025 - pASIC 3 FPGA
TM
25000可使用的PLD门pASIC 3 FPGA结合了高性能
和
高密
QL3025 - pASIC 3 FPGA
D
EVICE
H
IGHLIGHTS
设备亮点
设备亮点
高性能&高密度
s
25000可用PLD盖茨与204个I / O
s
超过300 MHz的16位计数器的速度,数据路径的速度超过
400兆赫
s
0.35微米的四层金属非易失性CMOS工艺
最小的芯片尺寸
易于使用/快速发展周期
s
100%的可路由100 %的利用率,完整
引脚输出的稳定性
s
可变晶粒逻辑单元提供高性能和
100 %的利用率
s
全面的设计工具包括高品质
的Verilog / VHDL综合
先进的I / O Capabilites
s
接口与两个3.3伏和5.0伏的设备
s
PCI兼容3.3V和5.0V总线为-1 / -2 / -3 / -4
图1: 672逻辑单元
速度等级
s
完整的JTAG边界扫描
s
注册的I / O单元有独立控制的时钟和
P
RODUCT
S
UMMARY
产品概述
输出使
共有204个I / O引脚
s
196的双向输入/输出管脚,符合PCI标准为5.0伏
和3.3伏总线为-1 / -2 / -3 / -4速度等级
s
4高驱动输入专用管脚
s
4高驱动输入/分布式网络销
该QL3025是25000可用PLD门部件
在pASIC 3系列FPGA 。 pASIC 3 FPGA是
制造在0.35毫米四层金属加工
使用QuickLogic公司的专利ViaLink技术
提供高性能的独特组合,
高密度,低成本,并且极端易于使用。
该QL3025包含672个逻辑单元。有
最多204个I / O时, QL3025是在可用的
144引脚TQFP , 208 - PQFP和256引脚PBGA
包。
为彻底pASIC 3系列软件的支持,
包括QL3025 ,可通过三种基本
包。交钥匙QuickWorks “包
提供了最完整的FPGA的软件解决方案
从设计输入到逻辑综合,放置和
路线,进行仿真。的的QuickTools
TM
为
工作站包提供了一个解决方案
谁使用Cadence的,示例,导师设计师,
新思科技, Synplicity公司, Viewlogic系, Veribest或其他
设计输入,综合,或第三方工具
模拟。
四低偏移的分布式网络
s
可用的逻辑单元倒装两个阵列时钟/控制网络
触发器的时钟,置位和复位输入 - 每个驱动由一个只输入引脚
s
可用的逻辑单元F1六个全局时钟/控制网络,
时钟置位和复位输入和输入, I / O寄存器时钟,
复位和使能输入以及输出使能控制 - 每
通过只输入或驱动I / O引脚,或任何逻辑单元的输出或I / O
电池反馈
高性能
s
在6 ns输入+逻辑单元+输出总延迟
s
数据路径速度超过400 MHz的
s
计数器速度超过300 MHz的
QL3025 C版本
7-27