添加收藏夹  设为首页  深圳服务热线:13751165337  0755-83030533
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符9型号页 > 首字符9的型号第117页 > 93LC46B-ST
M
特点
93LC46A/B
框图
内存
ARRAY
地址
解码器
1K 2.5V微丝
串行EEPROM
到2.5V单电源供电,工作下来
低功耗CMOS技术
- 1毫安工作电流(典型值)
- 1
待机电流(最大值)
128 ×8位组织( 93LC46A )
64 ×16位组织( 93LC46B )
自定时擦除和写入周期
(包括自动擦除)
WRAL前自动ERAL
电源开/关数据保护电路
工业标准的3线串行接口
在擦/写周期设备状态信号
连续读取功能
百万东/西次担保
数据保留和GT ; 200年
8引脚PDIP / SOIC和8引脚TSSOP封装
适用于以下温度范围:
- 商业( C) :
0
°
C至+70
°
C
- 工业级(I ) :
-40
°
C至+ 85
°
C
地址
计数器
数据
注册
DI
模式
解码
逻辑
时钟
发电机
VCC
VSS
产量
卜FF器
DO
CS
CLK
描述
Microchip Technology Inc.的93LC46AX / BX是1K-
位,低电压串行电可擦除PROM中。该
设备内存CON组fi gured作为X8 ( 93LC46A )或
X16位( 93LC46B ) 。先进的CMOS技术
使这些器件非常适用于低功耗的非易失性
内存的应用程序。该93LC46AX / BX是可用
标准的8引脚DIP , 8引脚表面贴装SOIC和
TSSOP封装。该93LC46AX / BX只提供
在150密耳SOIC封装。
套餐类型
DIP
CS
CLK
DI
DO
1
8
VCC
CS
7
6
5
NC
CLK
NC
VSS
DO
DI
SOIC
SOIC
CS
CLK
DI
DO
1
2
3
4
TSSOP
93LC46A/B
8
7
6
5
VCC
NC
NC
VSS
93LC46AX/BX
1
2
3
4
8
7
6
5
V
CC
NC
NC
VSS
NU
VCC
CS
CLK
1
2
3
4
8
7
6
5
NC
VSS
DO
DI
93LC46A/B
93LC46A/B
2
3
4
MICROWIRE是美国国家半导体股份有限公司的注册商标。
1997 Microchip的技术公司
初步
DS21173D第1页
93LC46A/B
1.0
1.1
电动
特征
最大额定值*
表1-1
名字
CS
CLK
DI
DO
V
SS
NC
V
CC
引脚功能表
功能
芯片选择
串行数据时钟
串行数据输入
串行数据输出
无连接
电源
VCC ................................................. .................................. 7.0V
所有输入和输出w.r.t. VSS ................ -0.6V至Vcc + 1.0V
储存温度.....................................- 65
°
C至+150
°
C
环境温度。电源采用.................- 65
°
C至+ 125
°
C
引线焊接温度( 10秒) ............. 300
°
C
所有引脚的ESD保护............................................. ... 4千伏
*注意:
强调上述“最大额定值”,可能
对器件造成永久性损坏。这是一个值仅为
该装置的这些或任何其他条件的功能操作
以上这些在本规范的运作上市表明是
不是暗示。暴露在绝对最大额定值条件下,其围
消耗臭氧层物质可能会影响器件的可靠性。
表1-2
直流和交流电气特性
商业( C) :
工业级(I ) :
符号
V
IH
1
V
IH
2
V
IL
1
V
IL
2
V
OL
1
V
OL
2
V
OH
1
V
OH
2
I
LI
I
LO
C
IN
, C
OUT
I
CC
V
CC
= + 2.5V至+ 6.0V
V
CC
= + 2.5V至+ 6.0V
分钟。
2.0
0.7 V
CC
-0.3
-0.3
2.4
V
CC
-0.2
-10
-10
250
250
50
0
250
100
100
1M
马克斯。
VCC +1
VCC +1
0.8
0.2的Vcc
0.4
0.2
10
10
7
1.5
1
500
1
2
1
400
100
500
6
6
15
TAMB = 0
°
C至+70
°
C
TAMB = -40
°
C至+ 85
°
C
单位
V
V
V
V
V
V
V
V
A
A
pF
mA
mA
A
A
兆赫
兆赫
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ms
ms
ms
周期
相对于CLK
相对于CLK
C
L
= 100 pF的
C
L
= 100pF的(注2)
C
L
= 100 pF的
擦/写模式
ERAL模式
WRAL模式
25
°
C,V
CC
= 5.0V ,块模式(注3 )
相对于CLK
相对于CLK
F
CLK
= 2 MHz的; VCC = 6.0V
F
CLK
= 1 MHz的; VCC = 3.0V
CS = VSS
V
CC
& GT ; 4.5V
V
CC
& LT ; 4.5V
条件
2.7V < V
CC
5.5V (注2 )
V
CC
& LT ; 2.7V
V
CC
> 2.7V (注2)
V
CC
& LT ; 2.7V
I
OL
= 2.1毫安; VCC = 4.5V
I
OL
=100
A; VCC = VCC最小值。
I
OH
= -400
A; VCC = 4.5V
I
OH
= -100
A; VCC = VCC最小值。
V
IN
= V
SS
到Vcc
V
OUT
= V
SS
到Vcc
V
IN
/V
OUT
= 0 V (注1 & 2 )
TAMB = 25
°
C,F
CLK
= 1兆赫
所有参数适用于在特定网络版
除非另有工作范围
注意
参数
高电平输入电压
低电平输入电压
低电平输出电压
高电平输出电压
输入漏电流
输出漏电流
引脚电容
(所有输入/输出)
工作电流
待机电流
时钟频率
时钟高电平时间
时钟低电平时间
片选建立时间
芯片选择保持时间
片选低电平时间
数据输入建立时间
数据输入保持时间
数据输出的延迟时间
数据输出禁止时间
状态有效时间
I
CC
I
CCS
F
CLK
T
长实
T
CKL
T
CSS
T
CSH
T
CSL
T
DIS
T
DIH
T
PD
T
CZ
T
SV
T
WC
项目周期
T
EC
T
WL
耐力
注1 :
这个参数在环境温度Tamb测试= 25
°
并且fCLK = 1兆赫。
2:
此参数是周期性采样,而不是100 %测试。
3:
此应用程序没有进行测试,但性能可以保证。对于一个特定的C应用程序中估计耐用性,请查阅Total
可在Microchip的BBS或网站获得的耐力模式。
DS21173D第2页
初步
1997 Microchip的技术公司
93LC46A/B
2.0
2.1
引脚说明
片选( CS )
的过程中,不需要考虑CLK周期自定时
WRITE (即,自动擦/写)周期。
在检测到启动后调理特定网络版num-
时钟周期的误码率(分别为从低到高的转换
CLK的)必须被提供。这些时钟周期是
在所有需要的操作码,地址需要的时钟,和
一个指令前的数据位执行(表2-1
和表2-2)。 CLK和DI则成为不在乎
输入等待新的启动条件是
检测到。
高水平的选择装置;一个低电平释放
设备,并将其部队进入待机模式。然而,一个亲
编程周期中已在进行中会
完成后,不管片选( CS )输入
信号。如果CS在一个程序循环带来的低,
设备将尽快进入待机模式为亲
编程周期结束。
CS必须为低电平250 ns最小(T
CSL
)之间
连续的指令。当CS为低时,内部CON-
控制逻辑处于复位状态保持。
2.3
数据输入( DI)的
数据输入( DI )用于时钟起始位,操作码,
地址和数据同步的CLK输入。
2.2
串行时钟(CLK )
2.4
数据输出( DO )
串行时钟用于同步的通信
/一个主设备和93LC46AX之间的阳离子
BX 。操作码,地址和数据位的移入
CLK的上升沿。数据位也同步输出
在CLK的上升沿。
CLK可以在任何位置中的发送停止
序列(高或低电平) ,并且可以持续
随时随地相对于时钟高电平时间(T
长实
)和
时钟低电平时间(T
CKL
) 。这使得控制主
自由地准备操作码,地址和数据。
CLK是一个“不关心” ,如果CS为低电平(释放器件) 。
如果CS为高,但启动条件一直没有
检测到的,可以接收任意数量的时钟周期
通过在不改变其状态的设备(如等待
为启动条件) 。
数据输出(DO )是用于在读模式,以输出数据
同步的CLK输入(T
PD
该位置后,
CLK的边缘略去) 。
该引脚还提供READY / BUSY状态信息
在擦除和写入周期。 READY / BUSY台站
土族信息可在DO引脚,当CS为
是低最低的片选后所带来的高
低的时间(T
CSL
)和擦除或写入操作有
已经启动。
状态信号不可用的呢,如果CS保持
低在整个擦除或写入周期。在这
情况下, DO处于高阻态。如果状态检查
擦/写周期之后,数据线就高
以表明该设备已准备就绪。
表2-1
指令
抹去
ERAL
EWDS
EWEN
WRAL
指令集93LC46A
SB
1
1
1
1
1
1
1
操作码
11
00
00
00
10
01
00
A6
1
0
1
A6
A6
0
A5
0
0
1
A5
A5
1
地址
A4
X
X
X
A4
A4
X
A3
X
X
X
A3
A3
X
A2
X
X
X
A2
A2
X
A1
X
X
X
A1
A1
X
A0
X
X
X
A0
A0
X
DATA IN
D7 - D0
D7 - D0
数据输出
( RDY / BSY )
( RDY / BSY )
高-Z
高-Z
D7 - D0
( RDY / BSY )
( RDY / BSY )
所需物品。 CLK周期
10
10
10
10
18
18
18
表2-2
指令
抹去
ERAL
EWDS
EWEN
WRAL
指令集93LC46B
SB
1
1
1
1
1
1
1
操作码
11
00
00
00
10
01
00
A5
1
0
1
A5
A5
0
A4
0
0
1
A4
A4
1
地址
A3
X
X
X
A3
A3
X
A2
X
X
X
A2
A2
X
A1
X
X
X
A1
A1
X
A0
X
X
X
A0
A0
X
DATA IN
D15 - D0
D15 - D0
数据输出
( RDY / BSY )
( RDY / BSY )
高-Z
高-Z
D15 - D0
( RDY / BSY )
( RDY / BSY )
所需物品。 CLK周期
9
9
9
9
25
25
25
1997 Microchip的技术公司
初步
DS21173D第3页
93LC46A/B
3.0
功能说明
3.2
数据输入( DI)和数据输出( DO)的
指令,地址和写数据移入
DI引脚上的时钟( CLK )的上升沿。在DO
引脚处于高阻抗状态正常举行时除外
从设备中读取数据,或检查时,
在编程操作期间,就绪/忙状态。
该READY / BUSY状态可以在一个VERI网络版
通过查询DO管脚擦除/写入操作; DO
低表明编程仍在进行中,而
做高表示设备已准备就绪。 DO线进入
高Z状态在CS的下降沿。
它可以连接所述数据输入( DI)和数据输出
( DO )引脚连接在一起。然而,这种配置,如果
A0为逻辑高电平时,它有可能为一个“总线CON FL信通”
出现了“假零”它出现在中
读操作。在这种条件下的电压
见于DO水平是理解过程把音响定义和将取决于
DO和信号源的相对阻抗driv-
ING A0 。 A0较高的电流源的能力,
在DO引脚上的电压就越高。
3.1
启动条件
3.3
数据保护
START位是由设备,如果CS和DI检测
都是高电平相对于CLK的上升沿
对于科幻RST时间。
之前检测到启动条件, CS , CLK和DI
在任何组合可以改变(除非是一
启动条件) ,而不会导致任何设备能操作
通报BULLETIN ( ERASE , ERAL , EWDS , EWEN ,读取,写入,
和WRAL ) 。当CS为高电平时,该装置是不
在待机模式下更长的时间。
一个指令到启动条件将只
如果所需的操作码量执行
地址和数据位的任何特定指令是
移入。
在指令执行(即时钟或缩小后
最后需要的地址或数据位) CLK和DI
成为不在乎位,直到一个新的START条件
检测到。
在上电期间,所有的编程操作模式
被禁止,直到VCC达到的水平大于
2.2V 。在掉电模式下,源数据保护
电路的作用是抑制所有的编程模式时,
VCC已经跌破2.2V标称条件。
擦除/写入禁止(EWDS )和擦除/
写使能( EWDS )命令提供额外的亲
tection对去甲期间发生意外编程
MAL操作。
上电后,设备会自动在
EWDS模式。因此, EWEN指令必须是
任何擦除或写入指令之前执行的可
被执行。
图3-1:
CS
同步数据时序
V
IH
V
IL
V
IH
T
CSS
T
长实
T
CKL
T
CSH
CLK
V
IL
T
DIS
V
IH
DI
V
IL
T
PD
尽诉
OH
( READ )V
OL
尽诉
OH
( PROGRAM )
V
OL
注意:
AC测试条件: V
IL
= 0.4V, V
IH
= 2.4V
T
PD
T
CZ
T
DIH
T
CZ
T
SV
状态有效
DS21173D第4页
初步
1997 Microchip的技术公司
93LC46A/B
3.4
抹去
3.5
清除所有( ERAL )
ERASE指令强制光谱中的所有数据位
我科幻编地址到逻辑“1”状态。 CS为低电平
最后一个地址位的加载。这种下降
CS引脚的触发自定时编程
周期。
DO引脚指示的就绪/忙状态
设备如果CS引脚在至少保持了250 ns后所带来的高
低(T
CSL
) 。 DO为逻辑“ 0”表示编程
明仍在进行中。 DO为逻辑“1 ”表示
在特定网络版地址的寄存器已被删除
并且该设备已准备好执行下一条指令。
擦除所有( ERAL )指令将擦除整个
存储器阵列以逻辑“1”状态。 ERAL周期
是相同的擦除周期中,除了对于不同的
操作码。 ERAL周期完全自定时的
开始于CS的下降沿。的时钟
在CLK引脚是没有必要的设备有后
进入ERAL周期。
DO引脚指示的就绪/忙状态
设备,如果CS引脚在至少保持了250 ns后所带来的高
低(T
CSL
)和整个全部擦除之前周期的COM
完整的。
图3-2:
CS
ERASE时序
T
CSL
检查状态
CLK
DI
1
1
1
A
N
A
N
-1
A
N
-2
A0
T
SV
T
CZ
准备
高-Z
T
WC
DO
高-Z
图3-3:
CS
ERAL时序
T
CSL
检查状态
CLK
DI
1
0
0
1
0
X
X
T
SV
T
CZ
准备
高-Z
T
EC
DO
高-Z
保证在Vcc = 4.5V至+ 6.0V 。
1997 Microchip的技术公司
初步
DS21173D第5页
93LC46A/B
1K 2.5V微丝
串行EEPROM
特点
到2.5V单电源供电,工作下来
低功耗CMOS技术
- 1毫安工作电流(典型值)
- 1 μA待机电流(最大值)
128 ×8位组织( 93LC46A )
64 ×16位组织( 93LC46B )
自定时擦除和写入周期
(包括自动擦除)
WRAL前自动ERAL
电源开/关数据保护电路
工业标准的3线串行接口
在擦除/写设备状态信号
周期
连续读取功能
百万东/西次担保
数据保留和GT ; 200年
8引脚PDIP / SOIC和8引脚TSSOP封装
适用于以下温度范围:
- 商业( C) :
0 ° C至+ 70°C
- 工业级(I ) :
-40 ° C至+ 85°C
框图
内存
ARRAY
地址
解码器
地址
计数器
数据
注册
DI
模式
解码
逻辑
时钟
发电机
VCC
VSS
产量
卜FF器
DO
CS
CLK
描述
Microchip Technology Inc.的93LC46AX / BX是1K-
位,低电压串行电可擦除PROM中。
该设备的内存CON组fi gured作为X8 ( 93LC46A )或
X16位( 93LC46B ) 。先进的CMOS技术
使这些器件非常适用于低功耗的非易失性
内存的应用程序。该93LC46AX / BX可用
在标准的8引脚DIP , 8引脚表面贴装SOIC和
TSSOP封装。该93LC46AX / BX只提供
在150密耳SOIC封装。
套餐类型
DIP
CS
CLK
DI
DO
1
8
VCC
CS
7
6
5
NC
CLK
NC
VSS
DO
DI
SOIC
SOIC
CS
CLK
DI
DO
1
2
3
4
TSSOP
93LC46A/B
1
8
V
CC
NC
NC
VSS
NC
VCC
CS
CLK
1
2
3
4
8
7
6
5
NC
VSS
DO
DI
2
3
4
2
3
4
7
6
5
8
7
6
5
VCC
NC
NC
VSS
93LC46AX/BX
MICROWIRE是美国国家半导体股份有限公司的注册商标。
2000 Microchip的技术公司
93LC46A/B
93LC46A/B
DS21173E第1页
93LC46A/B
1.0
1.1
电动
特征
最大额定值*
表1-1
名字
CS
CLK
DI
DO
V
SS
NC
V
CC
引脚功能表
功能
芯片选择
串行数据时钟
串行数据输入
串行数据输出
无连接
电源
VCC ................................................. .................................. 7.0V
所有输入和输出w.r.t. VSS ............... -0.6V至Vcc + 1.0V
储存温度.....................................- 65 ° C至+ 150°C
环境温度。电源采用................- 65 ° C至+ 125°C
引线焊接温度( 10秒) ............. + 300℃
所有引脚的ESD保护............................................. ... 4千伏
*注意:
强调上述“最大额定值”,可能
对器件造成永久性损坏。这是一个值仅为
该装置的这些或任何其他条件的功能操作
以上这些在本规范的运作上市表明是
不是暗示。暴露在绝对最大额定值条件下,其围
消耗臭氧层物质可能会影响器件的可靠性。
表1-2
直流和交流电气特性
商业( C) :
工业级(I ) :
符号
V
IH
1
V
IH
2
V
IL
1
V
IL
2
V
OL
1
V
OL
2
V
OH
1
V
OH
2
I
LI
I
LO
C
IN
, C
OUT
I
CC
V
CC
= + 2.5V至+ 6.0V
V
CC
= + 2.5V至+ 6.0V
分钟。
2.0
0.7 V
CC
-0.3
-0.3
2.4
V
CC
-0.2
-10
-10
250
250
50
0
250
100
100
1M
马克斯。
VCC +1
VCC +1
0.8
0.2的Vcc
0.4
0.2
10
10
7
1.5
1
500
1
2
1
400
100
500
6
6
15
环境温度Tamb = 0°C至+ 70°C
环境温度Tamb = -40°C至+ 85°C
单位
V
V
V
V
V
V
V
V
A
A
pF
mA
mA
A
A
兆赫
兆赫
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ms
ms
ms
周期
相对于CLK
相对于CLK
C
L
= 100 pF的
C
L
= 100 pF的
(注2 )
C
L
= 100 pF的
擦/写模式
ERAL模式
WRAL模式
25 ° C,V
CC
= 5.0V ,块模式
(注3)
相对于CLK
相对于CLK
F
CLK
= 2 MHz的; VCC = 6.0V
F
CLK
= 1 MHz的; VCC = 3.0V
CS = VSS ; DI = V
SS
V
CC
& GT ; 4.5V
V
CC
& LT ; 4.5V
条件
2.7V < V
CC
6.0V
(注2 )
V
CC
& LT ; 2.7V
V
CC
> 2.7V
(注2 )
V
CC
& LT ; 2.7V
I
OL
= 2.1毫安; VCC = 4.5V
I
OL
= 100 μA ; VCC = VCC最小值。
I
OH
= -400 μA ; VCC = 4.5V
I
OH
= -100 μA ; VCC = VCC最小值。
V
IN
= V
SS
到Vcc
V
OUT
= V
SS
到Vcc
V
IN
/V
OUT
= 0 V (注1 & 2 )
TAMB = + 25°C ,女
CLK
= 1兆赫
所有参数适用于在特定网络版
除非另有工作范围
注意
参数
高电平输入电压
低电平输入电压
低电平输出电压
高电平输出电压
输入漏电流
输出漏电流
引脚电容
(所有输入/输出)
工作电流
待机电流
时钟频率
时钟高电平时间
时钟低电平时间
片选建立时间
芯片选择保持时间
片选低电平时间
数据输入建立时间
数据输入保持时间
数据输出的延迟时间
数据输出禁止时间
状态有效时间
I
CC
I
CCS
F
CLK
T
长实
T
CKL
T
CSS
T
CSH
T
CSL
T
DIS
T
DIH
T
PD
T
CZ
T
SV
T
WC
项目周期
T
EC
T
WL
耐力
注1 :
这个参数在环境温度Tamb测试= 25°C并且fCLK = 1兆赫。
2:
此参数是周期性采样,而不是100 %测试。
3:
此应用程序没有进行测试,但性能可以保证。对于一个特定的C应用程序中估计耐用性,请查阅Total
可在我们的网站上获得的耐力模式。
DS21173E第2页
2000 Microchip的技术公司
93LC46A/B
2.0
2.1
引脚说明
片选( CS )
的过程中,不需要考虑CLK周期自定时
WRITE (即,自动擦/写)周期。
在检测到启动后调理特定网络版num-
时钟周期的误码率(分别为从低到高的转换
CLK的)必须被提供。这些时钟周期是
在所有需要的操作码,地址需要的时钟,和
一个指令前的数据位执行(表2-1
和表2-2)。 CLK和DI则成为不在乎
输入等待新的启动条件是
检测到。
高水平的选择装置;低电平释放
该器件使它进入待机模式。然而,一
编程周期已经在进行将
完成后,不管片选( CS )输入
信号。如果CS在一个程序循环带来的低,
设备将尽快进入待机模式为亲
编程周期结束。
CS必须为低电平250 ns最小(T
CSL
)之间
连续的指令。当CS为低时,内部CON-
控制逻辑处于复位状态保持。
2.3
数据输入( DI)的
数据输入( DI )用于时钟起始位,操作码,
地址和数据同步的CLK输入。
2.2
串行时钟(CLK )
2.4
数据输出( DO )
串行时钟用于同步的通信
/一个主设备和93LC46AX之间的阳离子
BX 。操作码,地址和数据位的移入
CLK的上升沿。数据位也同步输出
在CLK的上升沿。
CLK可以在任何位置中的发送停止
序列(高或低电平) ,并且可以持续
随时随地相对于时钟高电平时间(T
长实
)和
时钟低电平时间(T
CKL
) 。这使得控制主
自由地准备操作码,地址和数据。
CLK是一个“不关心” ,如果CS为低电平(释放器件) 。
如果CS为高,但启动条件一直没有
检测到的,可以接收任意数量的时钟周期
通过在不改变其状态的设备(如等待
为启动条件) 。
数据输出(DO )是用于在读模式,以输出
数据同步的CLK输入(T
PD
CLK的上升沿) 。
该引脚还提供READY / BUSY状态信息
在擦除和写入周期化。 READY / BUSY
状态信息可在DO引脚,当CS为
是低最低的片选后所带来的高
低的时间(T
CSL
)和一个擦除或写入操作
已经启动。
状态信号不可用的呢,如果CS保持
低在整个擦除或写入周期。在这
情况下, DO处于高阻态。如果状态检查
擦/写周期之后,数据线就高
以表明该设备已准备就绪。
表2-1
指令
抹去
ERAL
EWDS
EWEN
WRAL
指令集93LC46A
SB
1
1
1
1
1
1
1
操作码
11
00
00
00
10
01
00
A6
1
0
1
A6
A6
0
A5
0
0
1
A5
A5
1
地址
A4
X
X
X
A4
A4
X
A3
X
X
X
A3
A3
X
A2
X
X
X
A2
A2
X
A1
X
X
X
A1
A1
X
A0
X
X
X
A0
A0
X
DATA IN
D7 - D0
D7 - D0
数据输出
( RDY / BSY )
( RDY / BSY )
高-Z
高-Z
D7 - D0
( RDY / BSY )
( RDY / BSY )
所需物品。 CLK周期
10
10
10
10
18
18
18
表2-2
指令
抹去
ERAL
EWDS
EWEN
WRAL
指令集93LC46B
SB
1
1
1
1
1
1
1
操作码
11
00
00
00
10
01
00
A5
1
0
1
A5
A5
0
A4
0
0
1
A4
A4
1
地址
A3
X
X
X
A3
A3
X
A2
X
X
X
A2
A2
X
A1
X
X
X
A1
A1
X
A0
X
X
X
A0
A0
X
DATA IN
D15 - D0
D15 - D0
数据输出
( RDY / BSY )
( RDY / BSY )
高-Z
高-Z
D15 - D0
( RDY / BSY )
( RDY / BSY )
所需物品。 CLK周期
9
9
9
9
25
25
25
2000 Microchip的技术公司
DS21173E第3页
93LC46A/B
3.0
功能说明
指令,地址和写数据移入
DI引脚上的时钟( CLK )的上升沿。在DO
引脚处于高阻抗状态正常举行时除外
从设备中读取数据,或检查时,
在编程操作期间,就绪/忙状态。
该READY / BUSY状态可以在一个VERI网络版
通过查询DO管脚擦除/写入操作; DO
低表明编程仍在进行中,
而做高表示设备已准备就绪。 DO线
进入在CS的下降沿高阻状态。
在指令执行(即时钟或缩小后
最后需要的地址或数据位) CLK和DI
成为不在乎位,直到一个新的START条件
检测到。
3.2
数据输入( DI)和数据输出( DO)的
3.1
启动条件
START位是由设备,如果CS和DI检测
都是高电平相对于CLK的上升沿
首次。
之前检测到启动条件, CS , CLK和DI
在任何组合可以改变(除非是一
启动条件) ,而不会导致任何设备能操作
通报BULLETIN ( ERASE , ERAL , EWDS , EWEN ,读取,写入,
和WRAL ) 。当CS为高电平时,该装置是不
在待机模式下更长的时间。
一个指令到启动条件将只
如果所需的操作码量执行
地址和数据位的任何特定指令是
移入。
它可以连接所述数据输入( DI)和数据输出
( DO )引脚连接在一起。但是,在该结构中,如果
A0为逻辑高电平时,它有可能为一个“总线CON FL信通”
出现了“假零”它出现在中
读操作。在这种条件下的电压
见于DO水平是理解过程把音响定义和将取决于
DO和信号源的相对阻抗driv-
ING A0 。 A0较高的电流源的能力,
在DO引脚上的电压就越高。
3.3
数据保护
在上电期间,所有的编程操作模式
被禁止,直到VCC达到的水平大于
2.2V 。在掉电模式下,源数据保护
电路的作用是抑制所有的编程模式时,
VCC已经跌破2.2V标称条件。
擦除/写入禁止(EWDS )和擦除/
写使能( EWDS )命令提供额外的
保护过程中发生意外编程
正常操作。
图3-1:
CS
同步数据时序
V
IH
V
IL
V
IH
T
CSS
T
长实
T
CKL
T
CSH
CLK
V
IL
T
DIS
V
IH
DI
V
IL
T
PD
V
OH
DO
( READ )V
OL
尽诉
OH
( PROGRAM )
V
OL
注意:
AC测试条件: V
IL
= 0.4V, V
IH
= 2.4V
T
PD
T
CZ
T
DIH
T
CZ
T
SV
状态有效
DS21173E第4页
2000 Microchip的技术公司
93LC46A/B
3.4
抹去
3.5
清除所有( ERAL )
ERASE指令强制光谱中的所有数据位
我科幻编地址到逻辑“1”状态。 CS为低电平
最后一个地址位的加载。这种下降
CS引脚的触发自定时编程
周期。
DO引脚指示的就绪/忙状态
设备如果CS引脚在至少保持了250 ns后所带来的高
低(T
CSL
) 。 DO为逻辑“ 0”表示编程
明仍在进行中。 DO为逻辑“1 ”表示
在特定网络版地址的寄存器已被删除
并且该设备已准备好执行下一条指令。
擦除所有( ERAL )指令将擦除整个
存储器阵列以逻辑“1”状态。 ERAL周期
是相同的擦除周期中,除了对于不同的
操作码。 ERAL周期完全自定时的
开始于CS的下降沿。的时钟
在CLK引脚是没有必要的设备有后
进入ERAL周期。
DO引脚指示的就绪/忙状态
设备,如果CS引脚在至少保持了250 ns后所带来的高
低(T
CSL
)和整个全部擦除之前周期的COM
完整的。
图3-2:
CS
ERASE时序
T
CSL
检查状态
CLK
DI
1
1
1
A
N
A
N
-1
A
N
-2
A0
T
SV
T
CZ
准备
高-Z
T
WC
DO
高-Z
图3-3:
CS
ERAL时序
T
CSL
检查状态
CLK
DI
1
0
0
1
0
X
X
T
SV
T
CZ
准备
高-Z
T
EC
DO
高-Z
保证在Vcc = 4.5V至+ 6.0V 。
2000 Microchip的技术公司
DS21173E第5页
93AA46A / B / C , 93LC46A / B / C ,
93C46A/B/C
1K的Microwire兼容串行EEPROM
器件选型表
产品型号
93AA46A
93AA46B
93LC46A
93LC46B
93C46A
93C46B
93AA46C
93LC46C
93C46C
V
CC
范围
1.8-5.5
1.8-5-5
2.5-5.5
2.5-5.5
4.5-5.5
4.5-5.5
1.8-5.5
2.5-5.5
4.5-5.5
ORG引脚
No
No
No
No
No
No
是的
是的
是的
字长
8-bit
16-bit
8-bit
16-bit
8-bit
16-bit
8位或16位
8位或16位
8位或16位
温度范围
I
I
I,E
I,E
I,E
I,E
I
I,E
I,E
套餐
P, SN , ST , MS , OT , MC
P, SN , ST , MS , OT , MC
P, SN , ST , MS , OT , MC
P, SN , ST , MS , OT , MC
P, SN , ST , MS , OT , MC
P, SN , ST , MS , OT , MC
P, SN , ST , MS , MC
P, SN , ST , MS , MC
P, SN , ST , MS , MC
产品特点:
低功耗CMOS技术
ORG引脚来选择' 46C '版本字长
128 ×8位的组织'A'版本的设备
(无ORG )
64 ×16位组织“B”版本的设备
(无ORG )
自定时擦/写周期(包括
自动擦除)
WRAL前自动ERAL
电源开/关数据保护电路
工业标准的3线串行I / O
设备状态信号(就绪/忙)
连续读取功能
百万东/西次
数据保留和GT ; 200年
温度范围内支持:
- 工业级(I )
- 汽车( E)
-40 ° C至+ 85°C
-40°C至+ 125°C
描述:
Microchip Technology Inc.的93XX46A / B / C器件
有1K位低电压串行电可擦除
PROM的( EEPROM)中。字选择型设备如
在93AA46C , 93LC46C或93C46C依赖
在外部逻辑电平驱动ORG引脚设置
字的大小。对于专用的8位通讯,
93AA46A , 93LC46A或93C46A设备可用,
而93AA46B , 93LC46B和93C46B设备
提供专用的16位通信。先进
CMOS技术使这些器件非常适用于低
电力,非易失性存储器应用。整个
93XX系列是标准的封装includ-
荷兰国际集团8引脚PDIP和SOIC封装,以及先进的包装
包括8引脚MSOP , 6引脚SOT- 23 , 8引脚2×3
DFN和8引线TSSOP封装。无铅(纯雾锡)完成
也可用。
引脚功能表
名字
CS
CLK
DI
DO
V
SS
NC
ORG
V
CC
芯片选择
串行数据时钟
串行数据输入
串行数据输出
无内部连接
内存配置
电源
功能
2005年Microchip的科技公司
DS21749F第1页
93AA46A / B / C , 93LC46A / B / C , 93C46A / B / C
封装类型(不按比例)
ROTATED SOIC
(例如: 93LC46BX )
NC
V
CC
CS
CLK
1
2
3
4
8 ORG *
7 V
SS
6 DO
5 DI
CS
CLK
DI
DO
PDIP / SOIC
(P , SN )
1
2
3
4
8
7
6
5
V
CC
NC
ORG
*
V
SS
TSSOP / MSOP
( ST , MS )
CS
CLK
DI
DO
1
2
3
4
8
7
6
5
V
CC
NC
ORG *
V
SS
DFN
CS
CLK
DI
DO
1
2
3
4
8
7
6
5
DO
V
SS
DI
SOT-23
( OT )
1
2
3
6
5
4
V
CC
CS
CLK
V
CC
NC
ORG *
V
SS
* ORG引脚为NC上的A / B设备
DS21749F第2页
2005年Microchip的科技公司
93AA46A / B / C , 93LC46A / B / C , 93C46A / B / C
1.0
电气特性
绝对最大额定值
()
V
CC
.............................................................................................................................................................................7.0V
所有输入和输出w.r.t. V
SS
..........................................................................................................-0.6V到V
CC
+1.0V
储存温度...............................................................................................................................-65°C至+ 150°C
环境温度与功耗applied................................................................................................-40°C至+ 125°C
所有引脚的ESD保护
......................................................................................................................................................≥
4千伏
注意:
条件超过上述“绝对最大额定值”,可能会造成永久性的损坏
该设备。这是一个额定值,设备的功能操作在这些或任何其他条件
超出本规范的业务列表显示不暗示。暴露在绝对最大额定值
长时间条件下可能影响器件的可靠性。
表1-1:
DC特性
工业级(I ) :
T
A
= -40 ° C至+ 85°C ,V
CC
= +1.8V
TO
+5.5V
汽车( E) :T已
A
= -40 ° C至+ 125°C ,V
CC
= +2.5V
TO
+5.5V
2.0
0.7 V
CC
-0.3
-0.3
2.4
V
CC
- 0.2
典型值
500
100
最大
V
CC
+1
V
CC
+1
0.8
0.2 V
CC
0.4
0.2
±1
±1
7
2
1
500
1
5
单位
V
V
V
V
V
V
V
V
μA
μA
pF
mA
μA
mA
μA
μA
μ
A
μA
条件
V
CC
2.7V
V
CC
& LT ;
2.7V
V
CC
2.7V
V
CC
& LT ;
2.7V
I
OL
= 2.1毫安, V
CC
= 4.5V
I
OL
= 100
μA,
V
CC
= 2.5V
I
OH
= -400
μA,
V
CC
= 4.5V
I
OH
= -100
μA,
V
CC
= 2.5V
V
IN
= V
SS
或V
CC
V
OUT
= V
SS
或V
CC
V
IN
/V
OUT
= 0V
(注1 )
T
A
= 25 ° C,F
CLK
= 1兆赫
F
CLK
= 3兆赫,V
CC
= 5.5V
F
CLK
= 2兆赫,V
CC
= 2.5V
F
CLK
= 3兆赫,V
CC
= 5.5V
F
CLK
= 2兆赫,V
CC
= 3.0V
F
CLK
= 2兆赫,V
CC
= 2.5V
工业级温度
E-温度
CLK = CS = 0V
ORG = DI = V
SS
或V
CC
(注2) (N-
OTE
3)
(注1 )
93AA46A / B / C , 93LC46A / B / C
93C46A/B/C
所有参数适用于在特定网络版
的范围内,除非另有说明。
参数。
D1
D2
D3
D4
D5
D6
D7
D8
D9
符号
V
IH
1
V
IH
2
V
IL
1
V
IL
2
V
OL
1
V
OL
2
V
OH
1
V
OH
2
I
LI
I
LO
C
IN
,
C
OUT
I
CC
参数
高电平输入电压
低电平输入电压
低电平输出电压
高电平输出电压
输入漏电流
输出漏电流
引脚电容
(所有输入/输出)
写入电流
I
CC
读取读取电流
D10
I
CCS
待机电流
D11
V
POR
V
CC
电压检测
1.5
3.8
V
V
注1 :
此参数是周期性采样,而不是100 %测试。
2:
不是“A”或“B”版本ORG引脚。
3:
READY / BUSY状态必须从DO中清除,请参阅
第3.4节"Data输出( DO ) " 。
2005年Microchip的科技公司
DS21749F第3页
93AA46A / B / C , 93LC46A / B / C , 93C46A / B / C
表1-2:
AC特性
工业级(I ) :
T
A
= -40 ° C至+ 85°C ,V
CC
= +1.8V
TO
+5.5V
汽车( E) :T已
A
= -40 ° C至+ 125°C ,V
CC
= +2.5V
TO
+5.5V
最大
3
2
1
单位
兆赫
兆赫
兆赫
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
条件
4.5V
V
CC
& LT ;
只有5.5V , 93XX46C
2.5V
V
CC
& LT ;
5.5V
1.8V
V
CC
& LT ;
2.5V
4.5V
V
CC
& LT ;
只有5.5V , 93XX46C
2.5V
V
CC
& LT ;
5.5V
1.8V
V
CC
& LT ;
2.5V
4.5V
V
CC
& LT ;
只有5.5V , 93XX46C
2.5V
V
CC
& LT ;
5.5V
1.8V
V
CC
& LT ;
2.5V
4.5V
V
CC
& LT ;
5.5V
2.5V
V
CC
& LT ;
4.5V
1.8V
V
CC
& LT ;
2.5V
1.8V
V
CC
& LT ;
5.5V
1.8V
V
CC
& LT ;
5.5V
4.5V
V
CC
& LT ;
只有5.5V , 93XX46C
2.5V
V
CC
& LT ;
5.5V
1.8V
V
CC
& LT ;
2.5V
4.5V
V
CC
& LT ;
只有5.5V , 93XX46C
2.5V
V
CC
& LT ;
5.5V
1.8V
V
CC
& LT ;
2.5V
4.5V
V
CC
& LT ;
5.5V ,C
L
= 100 pF的
2.5V
V
CC
& LT ;
4.5V ,C
L
= 100 pF的
1.8V
V
CC
& LT ;
2.5V ,C
L
= 100 pF的
4.5V
V
CC
& LT ;
5.5V,
(注1 )
1.8V
V
CC
& LT ;
4.5V,
(注1 )
4.5V
V
CC
& LT ;
5.5V ,C
L
= 100 pF的
2.5V
V
CC
& LT ;
4.5V ,C
L
= 100 pF的
1.8V
V
CC
& LT ;
2.5V ,C
L
= 100 pF的
擦除/写模式( AA和LC
版本)
擦除/写模式( 93版本)
ERAL模式, 4.5V
V
CC
5.5V
WRAL模式, 4.5V
V
CC
5.5V
所有参数适用于在特定网络版
的范围内,除非另有说明。
参数。
A1
符号
F
CLK
参数
时钟频率
A2
T
长实
时钟高电平时间
200
250
450
100
200
450
50
100
250
0
250
50
100
250
50
100
250
A3
T
CKL
时钟低电平时间
A4
T
CSS
片选建立时间
A5
A6
A7
T
CSH
T
CSL
T
DIS
芯片选择保持时间
片选低电平时间
数据输入建立时间
A8
T
DIH
数据输入保持时间
ns
A9
T
PD
数据输出的延迟时间
200
250
400
100
200
200
300
500
6
2
6
15
ns
A10
A11
T
CZ
T
SV
数据输出禁止时间
状态有效时间
ns
ns
A12
A13
A14
A15
A16
T
WC
T
WC
T
EC
T
WL
项目周期
ms
ms
ms
ms
耐力
1M
周期25 ° C,V
CC
= 5.0V,
(注2 )
注1 :
此参数是周期性采样,而不是100 %测试。
2:
此应用程序没有进行测试,但性能可以保证。对于一个具体的估计耐用
应用程序,请参阅可从Microchip网站获得的Total Endurance模型
从www.microchip.com 。
DS21749F第4页
2005年Microchip的科技公司
93AA46A / B / C , 93LC46A / B / C , 93C46A / B / C
图1-1:
CS
V
IH
V
IL
V
IH
CLK
V
IL
T
DIS
V
IH
DI
V
IL
T
PD
DO
(READ )
DO
( PROGRAM )
注意:
V
OH
V
OL
V
OH
状态有效
V
OL
T
SV
是相对于CS 。
T
CZ
T
SV
T
PD
T
CZ
T
DIH
T
CSS
T
长实
T
CKL
T
CSH
同步数据时序
表1-3:指令集×16组织( 93XX46B或93XX46C与ORG = 1 )
指令
抹去
ERAL
EWDS
EWEN
WRAL
SB
1
1
1
1
1
1
1
操作码
11
00
00
00
10
01
00
A5
1
0
1
A5
A5
0
A4
0
0
1
A4
A4
1
地址
A3
X
X
X
A3
A3
X
A2
X
X
X
A2
A2
X
A1
X
X
X
A1
A1
X
A0
X
X
X
A0
A0
X
DATA IN
D15 - D0
D15 - D0
数据输出
( RDY / BSY )
( RDY / BSY )
高-Z
高-Z
D15 - D0
( RDY / BSY )
( RDY / BSY )
所需物品。 CLK周期
9
9
9
9
25
25
25
表1-4:指令集×8组织( 93XX46A或93XX46C与ORG = 0 )
指令
抹去
ERAL
EWDS
EWEN
WRAL
SB
1
1
1
1
1
1
1
操作码
11
00
00
00
10
01
00
地址
A6 A5 A4 A3 A2 A1 A0
1
0
1
0
0
1
X
X
X
X
X
X
X
X
X
X
X
X
X
X
X
DATA IN
D7 - D0
D7 - D0
数据输出
( RDY / BSY )
( RDY / BSY )
高-Z
高-Z
D7 - D0
( RDY / BSY )
( RDY / BSY )
所需物品。 CLK周期
10
10
10
10
18
18
18
A6 A5 A4 A3 A2 A1 A0
A6 A5 A4 A3 A2 A1 A0
0
1
X
X
X
X
X
2005年Microchip的科技公司
DS21749F第5页
查看更多93LC46B-STPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息
    电话:755-83241160(高端器件渠道商)/83950019/83950895/83950890
    联系人:Sante Zhang/Mollie
    地址:總部地址:UNIT D18 3/FWONG KING INDUSTRIAL BUILDINGNO.2-4 TAI YAU STREETKL
    深圳地址:深圳市龍崗區坂田街道永香路創匯

    93LC46B-ST
    -
    -
    -
    -
    终端采购配单精选

    QQ: 点击这里给我发消息 点击这里给我发消息 点击这里给我发消息

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋316室

    93LC46B-ST
    -
    -
    -
    -
    终端采购配单精选

    QQ: 点击这里给我发消息 点击这里给我发消息 点击这里给我发消息 点击这里给我发消息

    电话:0755-23063133/23042311
    联系人:谭小姐
    地址:广东省深圳市福田区华强北赛格广场58层5808室

    93LC46B-ST
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
93LC46B-ST
√ 欧美㊣品
▲10/11+
9311
贴◆插
【dz37.com】实时报价有图&PDF
查询更多93LC46B-ST供应信息

深圳市碧威特网络技术有限公司