添加收藏夹  设为首页  深圳服务热线:13751165337  0755-83030533
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符D型号页 > 首字符D的型号第251页 > DT72V3664L15PF
3.3伏的CMOS SyncBiFIFO
TM
具有总线匹配
2,048 x 36 x 2
4,096 x 36 x 2
8,192 x 36 x 2
IDT72V3654
IDT72V3664
IDT72V3674
特点
存储容量:
IDT72V3654 - 2048 ×36× 2
IDT72V3664 - 4096 ×36× 2
IDT72V3674 - 8192 ×36× 2
时钟频率高达100MHz ( 6.5ns访问时间)
在相反的两个独立的时钟FIFO中缓存数据
方向
选择IDT标准时间(使用
全民教育, EFB , FFA ,
FFB
FL AGS
功能),或第一个字告吹时间(使用ORA , ORB ,
IRA和IRB标志功能)
可编程几乎空和几乎全部的标志;每个有五个
默认偏移( 8 , 16 , 64 , 256和1024 )
部分标志的串行或并行编程
36位(长字) , 18位(字)和第9位端口B总线宽度
(字节)
字和字节总线宽度大端或小端格式
重传功能
主复位清除数据和配置FIFO ,部分复位
清除数据,但保留配置设置
邮箱旁路寄存器为每个FIFO
自由运行CLKA和CLKB可以是异步或重合
(同时读取和写入数据在单个时钟边沿
是允许的)
自动关闭电源的功耗降至最低
提供节省空间的128引脚薄型四方扁平封装( TQFP )
引脚和5V操作的功能兼容的版本
IDT723654/723664/723674
引脚兼容,密度较低的部分, IDT72V3624 / 72V3634 /
72V3644
工业级温度范围( ? 40 ° C至+ 85°C ),可
°
°
功能框图
MBF1
邮件1
注册
输出巴士 -
匹配
输入
注册
36
RAM阵列
2,048 x 36
4,096 x 36
8,192 x 36
36
产量
注册
CLKA
CSA
W / RA
ENA
工商管理硕士
MRS1
PRS1
端口-A
控制
逻辑
36
FIFO1,
Mail1
RESET
逻辑
36
指针
指针
状态标志
逻辑
EFB / ORB
AEB
FFA / IRA
AFA
FS2
FS0/SD
FS1/SEN
A
0
-A
35
EFA / ORA
AEA
FIFO1
可编程标志
偏移寄存器
13
FIFO2
定时
模式
FWFT
B
0
-B
35
状态标志
逻辑
指针
指针
36
FFB / IRB
空军基地
36
RT1
RTM
RT2
产量
注册
输入巴士 -
匹配
36
2,048 x 36
4,096 x 36
8,192 x 36
邮件2
注册
36
输入
注册
FIFO1和
FIFO2
重发
逻辑
RAM阵列
FIFO2,
Mail2
RESET
逻辑
MRS2
PRS2
PORT -B
控制
逻辑
MBF2
CLKB
CSB
W / RB
ENB
MBB
BE
BM
SIZE
4664 drw01
IDT和IDT标识是注册为Integrated Device Technology ,Inc.的商标的SyncFIFO是集成设备技术公司的商标。
商业级温度范围
1
2003
集成设备技术, Inc.保留所有权利。产品规格如有变更,恕不另行通知。
2003年11月
DSC-4664/4
IDT72V3654 / 72V3664 / 72V3674 3.3V CMOS SyncBiFIFO
TM
具有总线匹配
2048 ×36× 2 4096 ×36× 2和8192 ×36× 2
商业级温度范围
描述
该IDT72V3654 / 72V3664 / 72V3674的引脚和功能相容
/ IBLE版本IDT723654的723674分之723664 ,旨在流掉一个3.3V
供应极低功耗。这些装置是单
岩屑,高速,低功耗, CMOS双向同步(时钟)
FIFO存储器,支持时钟频率高达100 MHz ,并已阅读
存取时间快6.5ns 。两个独立的2048 / 4096 / 8192 ×36双
SRAM接口的FIFO上板在相反方向上的每个片外缓冲器的数据。 FIFO
在端口B上的数据可以被输入和输出的36位, 18位或9位的格式,可以
选择大端或小端配置。
这些器件同步(时钟) FIFO ,这意味着每个端口
采用同步接口。通过一个端口的所有数据传输都门
到端口的时钟由使能信号低电平到高电平跳变。时钟的
每个端口是彼此独立的,并且可以是异步或
引脚配置
CSA
FFA / IRA
EFA / ORA
PRS1/RT1
VCC
AFA
AEA
MBF2
工商管理硕士
MRS1
FS0/SD
GND
GND
FS1/SEN
MRS2
MBB
MBF1
VCC
AEB
空军基地
EFB / ORB
FFB / IRB
GND
CSB
W / RB
ENB
128
127
126
125
124
123
122
121
120
119
118
117
116
115
114
113
112
111
110
109
108
107
106
105
104
103
指数
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
W / RA
ENA
CLKA
GND
A35
A34
A33
A32
VCC
A31
A30
GND
A29
A28
A27
A26
A25
A24
A23
BE / FWFT
GND
A22
VCC
A21
A20
A19
A18
GND
A17
A16
A15
A14
A13
VCC
A12
GND
A11
A10
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
102
101
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
CLKB
PRS2/RT2
VCC
B35
B34
B33
B32
RTM
GND
B31
B30
B29
B28
B27
B26
VCC
B25
B24
BM
GND
B23
B22
B21
B20
B19
B18
GND
B17
B16
SIZE
VCC
B15
B14
B13
B12
GND
B11
B10
A9
A8
A7
A6
GND
A5
A4
A3
FS2
VCC
A2
A1
A0
GND
B0
B1
B2
B3
B4
B5
GND
B6
VCC
B7
B8
B9
4664 DRW 02
TQFP ( PK128-1 ,订货代码: PF )
顶视图
2
IDT72V3654 / 72V3664 / 72V3674 3.3V CMOS SyncBiFIFO
TM
具有总线匹配
2048 ×36× 2 4096 ×36× 2和8192 ×36× 2
商业级温度范围
重合。在使每个端口被配置为提供一种简单
微处理器和/或总线与同步的之间的双向接口
理性的控制。
各端口之间的通信可以经由两个邮箱绕过FIFO的
寄存器。邮箱注册“宽度相匹配所选端口B总线宽度。
每个邮箱寄存器都有一个标志( MBF1和
MBF2)
信号当新邮件
已被存储。
两种复位可以用这些FIFO :主复位和部分
复位。主复位初始化的读取和写入指针,以所述第一位置
存储器阵列,配置FIFO的BIG-或little-endian字节
安排并选择序列标志编程,并行编程的标志,
或五种可能的默认标志偏移设置, 8 , 16 , 64 , 256或1024。那里
两个主复位引脚,
MRS1
MRS2.
部分复位还设置了读写指针的第一位置
内存。与主复位,任何现有的设置之前,部分复位(即,
编程方法和部分标志默认偏移量)将被保留。部分复位
因为它允许在FIFO存储器的冲刷而无需改变任何有用
配置设置。每个FIFO有自己独立的部分复位引脚,
PRS1
PRS2.
两个FIFO中的有Retramsmit能力,当进行重发
上的相应的FIFO中仅读出指针被复位到所述第一存储器位置。
再送通过使用重传方式进行,结合RTM销
与重传销
RT1
or
RT2,
对于每个相应的FIFO中。需要注意的是
2重发销
RT1
RT2
被多路复用的部分复位引脚。
这些设备具有两种操作模式:在
IDT标准模式,
写入到一个空的FIFO的第一个字被存入存储器阵列。一
是必需的读操作来访问字(以及所有其他词
驻留在内存中) 。在
第一个字告吹模式
( FWFT ),所述第一
字写入FIFO为空的输出会自动出现,没有读
需要的操作(不过,随后的访问的话确实neces-
sitate正式的读请求) 。的BE / FWFT引脚硕士期间的状态
复位确定使用的模式。
这些设备具有两种操作模式:在
IDT标准模式,
写入到一个空的FIFO的第一个字被存入存储器阵列。一
是必需的读操作来访问字(以及所有其他词
驻留在内存中) 。在
第一个字告吹模式
( FWFT ),所述第一长
字( 36位宽)写入FIFO为空就自动出现
输出,则不需要读操作(但是,访问后续
话不必要的正式读请求) 。的BE / FWFT引脚的状态
FIFO的操作过程中确定所使用的模式。
每个FIFO有一个组合的空/输出就绪标志( EFA / ORA和
EFB / ORB )
并且结合全/输入准备好标志( FFA / IRA和
FFB /
IRB ) 。该
EF
FF
功能都在IDT标准模式中选择。
EF
表示FIFO存储器是否为空。
FF
显示是否
内存已满或没有。和OR功能在第一个字中选择的IR
落空模式。红外光谱表明FIFO中是否有可用的存储器
位置。或示出的FIFO是否有数据可用于读出或没有。
它标志着在输出上的有效数据的存在。
每个FIFO具有可编程几乎空标志( AEA和
AEB )
和可编程几乎满标志( AFA和
AFB) 。 AEA
AEB
表明当词语的选择数目保持在FIFO存储器。
AFA
空军基地
表明,当FIFO中包含多于选定数目
话。
FFA / IRA , FFB / IRB ,亚洲电影大奖
空军基地
是两阶段同步到
端口的时钟将数据写入到它的数组。
EFA / ORA , EFB / ORB , AEA
AEB
是两阶段同步的端口的时钟,从它的阵列读取数据。
可编程偏移
AEA , AEB , AFA
空军基地
并行地装入
采用端口A和串行通过SD输入。五默认偏移设置也
提供的。该
AEA
AEB
阈值可以被设定为8,16, 64 , 256或1024
从空边界和位置
AFA
空军基地
阈值可以是
设定在从完整边界8,16, 64 , 256或1024的位置。所有这些选择
在主复位使用FS0 , FS1和FS2投入制造。
穿插平价也可以的一个主复位期间选择
FIFO。如果选择奇偶穿插然后在并行编程
标志偏移值,则设备将忽视数据线A8 。如果不穿插平价
被选中然后数据线A8将成为一个有效位。
两个或多个设备,可以并行地使用,以创建更宽的数据路径。
如果,在任何时间,在FIFO没有积极地执行功能,该芯片将
自动关机。在断电状态下,电源电流
消费(我
CC
)为最小。启动任何操作(通过激活控制
输入)将立即停止设备的的掉电状态。
该IDT72V3654 / 72V3664 / 72V3674从特点是操作
0℃至70℃。工业级温度范围(-40 ° C至+ 85°C )是可用的。他们
采用IDT的高速,亚微米CMOS技术的制造。
3
IDT72V3654 / 72V3664 / 72V3674 3.3V CMOS SyncBiFIFO
TM
具有总线匹配
2048 ×36× 2 4096 ×36× 2和8192 ×36× 2
商业级温度范围
引脚说明
符号
A0-A35
AEA
AEB
AFA
空军基地
B0-B35
BE / FWFT
名字
端口A的数据
端口A Almost-
空标志
端口B Almost-
空标志
端口A Almost-
满标志
端口B Almost-
满标志
端口A的数据
大端/
第一个字
砸锅
SELECT
I / O
I / O
O
O
O
O
I / O
I
侧面A. 36位双向数据端口
可编程几乎空标志同步到CLKA 。它为低电平时,也就是说,在数
FIFO2小于或等于该值在几乎清空偏移寄存器, X2 。
可编程几乎空标志同步到CLKB 。它为低电平时,也就是说,在数
FIFO1小于或等于在几乎-空B的值偏移寄存器中,X1 。
可编程几乎满标志同步到CLKA 。它为低电平时的空数
在FIFO1位置小于或等于在几乎-全A的值偏移寄存器,Y 1 。
可编程几乎满标志同步到CLKB 。它为低电平时的空数
在FIFO2的位置小于或等于在几乎-全B的值偏移寄存器, (Y2)。
对于B面36位双向数据端口
这是一个双重目的的销。在主复位,就成为高将选择大端操作。
在这种情况下,根据不同的总线宽度,口上被最显著字节或字读取
端口B的第一(A到B的数据流量) ,或写入端口B第(B -到一个数据流) 。一个低上会选择
小端操作。在这种情况下,端口A的最小显著字节或字从B口读
第一个(对A到B的数据流量) ,或写入端口B第(B -到一个数据流) 。主复位后,该引脚
选择定时模式。一个高点
FWFT
选择IDT标准模式,低选择第一个字
落空模式。一旦定时模式被选择时,在水平
FWFT
必须是静态的
整个装置的操作。
在这个引脚上实现对端口B采用字节或字的总线宽度,视状况
SIZE 。一个低电平选择长字操作。 BM适用于尺寸和BE选择总线的大小和
为端口B端安排BM的等级必须在整个装置的操作是静态的。
CLKA是一个连续的时钟同步,通过端口A的所有数据传输,并可以
异步或重合CLKB 。
FFA / IRA ,全民教育/ ORA , AFA ,
AEA
都同步
到CLKA的低到高的转变。
CLKB是一个连续的时钟同步,通过端口B ,可以是所有的数据传输
异步或重合CLKA 。
FFB / IRB , EFB / ORB ,空军基地,
AEB
被同步到
CLKB的低到高的转变。
CSA
一定要低,以便于CLKA低到高的跳读或写端口A.
在A0 - A35输出为高阻状态时,
CSA
为高。
CSB
一定要低,使CLKB低到高的转变来读取或写入端口B数据
在B0 - B35输出为高阻状态时,
CSB
为高。
这是一个双功能引脚。在IDT标准模式中,
全民教育
功能被选择。
全民教育
表示FIFO2存储器是否为空。在FWFT模式中, ORA功能是
选择。 ORA表示上的A0 - A35输出有效数据,可用于读出的存在。
EFA / ORA
同步到CLKA的低到高的转变。
这是一个双功能引脚。在IDT标准模式中,
EFB
功能被选择。
EFB
指示
在FIFO1存储器是否为空。在FWFT模式, ORB的功能被选择。 ORB
表示上的B0 B35的输出有效数据,可用于读出的存在。
EFB / ORB
is
同步到CLKB的低到高的转变。
ENA必须为高电平,使CLKA低到高的转变来读取或写入端口A数据
ENB必须为高电平,使CLKB低到高的转变来读取或写入端口B数据
这是一个双功能引脚。在IDT标准模式中,
FFA
功能被选择。
FFA
指示
在FIFO1内存是否已满。在FWFT模式下,爱尔兰共和军的功能选择。 IRA
指示是否有可用空间用于写入到FIFO1存储器。
FFA / IRA
is
同步到CLKA的低到高的转变。
这是一个双功能引脚。在IDT标准模式中,
FFB
功能被选择。
FFB
指示
在FIFO2内存是否已满。在FWFT模式下, IRB功能被选择。 IRB
指示是否有空间可用于写入FIFO2的存储器。
FFB / IRB
is
同步到CLKB的低到高的转变。
描述
BM
(1)
总线匹配选择
( B口)
端口A时钟
I
CLKA
I
CLKB
端口B时钟
I
CSA
CSB
EFA / ORA
端口A片选
端口B片选
端口A空/
输出就绪标志
I
I
O
EFB / ORB
端口B空/
输出就绪标志
O
ENA
ENB
FFA / IRA
端口A启用
端口B启用
A口全/
输入准备好标志
I
I
O
FFB / IRB
端口B全/
输入准备好标志
O
4
IDT72V3654 / 72V3664 / 72V3674 3.3V CMOS SyncBiFIFO
TM
具有总线匹配
2048 ×36× 2 4096 ×36× 2和8192 ×36× 2
商业级温度范围
引脚说明(续)
符号
FS0/SD
名字
标志偏移选择0 /
串行数据
I / O
I
描述
FS1 / SEN和FS0 / SD是用于标记两用输入偏移寄存器编程。中
主复位, FS1 / SEN和FS0 / SD ,加上FS2 ,选择标志抵消编程方法
三偏移寄存器的编程方法:自动加载的五个预设值之一
从A口( 8 , 16 , 64 , 256或1024 ) ,并行加载和串行加载。
当选择标志偏移寄存器编程串联负载, FS1 / SEN用作启用
同步CLKA的低到高的转变。当FS1 / SEN为低,在CLKA上升沿
加载本上FS0 / SD入X和Y寄存器中的位。位的数量,程序将需要
偏移寄存器44的IDT72V3654 , 48为IDT72V3664 ,和52为IDT72V3674 。
第一比特写入存储在Y寄存器( Y1)的MSB和最后位的写入存储在X寄存器( X 2 )的LSB 。
在MBA的高层次选择一个邮箱注册的端口进行读或写操作。当
在A0 - A35输出有效,对MBA高电平从mail2寄存器输出数据选择
和一个低电平选择FIFO2的输出寄存器中的数据并输出。
在MBB高水平选择一个邮箱注册的端口B的读或写操作。当
B0 - B35输出是活动的,在MBB高电平从MAIL1寄存器选择数据输出
低电平选择FIFO1输出寄存器的数据输出。
MBF1
设为低电平CLKA低到高的转变将数据写入到MAIL1寄存器。
写入MAIL1寄存器被抑制,而
MBF1
是低的。
MBF1
设为高电平由低到高
当端口B读选择CLKB的过渡和MBB高。
MBF1
设置高继要么
硕士或FIFO1的部分复位。
MBF2
设为低电平CLKB低到高的转变将数据写入到mail2寄存器。写
到mail2寄存器被禁止,而
MBF2
是低的。
MBF2
设为高电平由低到高
CLKA转型当端口A读出选择和MBA高。
MBF2
设置高继
主机或FIFO2的部分复位。
的低电平引脚初始化FIFO1读写指针的内存第一的位置,并设置
端口B输出寄存器为全零。在低到高的转变
MRS1
选择编程
方法(串行或并行),以及为FIFO1和FIFO2 5可编程标志默认偏移之一。它
还配置端口B总线的大小和字节序的安排。 CLKA的四个低到高的转变
和CLKB的四个低到高的转变必须发生在
MRS1
是低的。
的低电平引脚将初始化FIFO2读写指针的内存,并设置第一位置
端口A输出寄存器为全零。在低到高的转变
MRS2,
同时切换
MRS1,
选择可编程标志默认的程序设计方法(串行或并行)和一个
偏移量FIFO2 。 CLKA的四个低到高的转变和CLKB的四个低到高的转变
必须发生在
MRS2
是低的。
该引脚被多路复用为两个部分复位和重新传送的操作,它被用在与RTM结合
引脚。如果RTM处于低状态的低电平该引脚进行局部复位上FIFO1和初始化
在FIFO1读,写指针的存储器的第一个位置,并设置端口B输出寄存器
全零。在部分复位,当前选择的总线宽度,尾数排列,编程
方法(串行或并行) ,以及可编程标志设置都保留。如果RTM为高的低电平
该引脚执行重传,并初始化FIFO1读出指针仅向所述第一存储器位置。
该引脚被多路复用为两个部分复位和重新传送的操作,它被用在与RTM结合
引脚。如果RTM处于低状态的低电平该引脚进行局部复位上FIFO2并初始化
在FIFO2的读写所选总线的大小,尾数安排,程序设计方法(串行或
并行) ,以及可编程标志设置都保留。如果RTM为高电平,低电平该引脚上执行
一重传,并初始化FIFO2的读出指针仅向第一存储器位置。
该引脚用于与所述
RT1
RT2
销。当RTM是高一重传进行
分别FIFO1和FIFO2 。
该引脚上的高电平时, BM在端口B.一个低高字节选择公交车( 9位)的大小在这个引脚时,
BM是高选择字( 18位)的总线宽度。尺寸适用于BM和BE选择总线大小和尾数
港口B.安排大小级别必须是整个设备的运行静态
FS1/SEN
标志偏移选择1 /
串行启用,
标志偏移选择2
I
FS2
(1)
I
工商管理硕士
口邮箱
SELECT
端口B邮箱
SELECT
MAIL1注册
I
MBB
I
MBF1
O
MBF2
Mail2注册
O
MRS1
FIFO1硕士
RESET
I
MRS2
FIFO2硕士
RESET
I
PRS1/
RT1
部分复位/
重发FIFO1
I
PRS2/
RT2
部分复位/
重发FIFO2
I
RTM
SIZE
(1)
重发模式
总线宽度选择
I
I
注意:
1. FS2 , BM和SIZE输入没有TTL兼容。这些输入应连接到GND或V
CC
.
5
3.3伏的CMOS SyncBiFIFO
TM
具有总线匹配
2,048 x 36 x 2
4,096 x 36 x 2
8,192 x 36 x 2
IDT72V3654
IDT72V3664
IDT72V3674
特点
存储容量:
IDT72V3654 - 2048 ×36× 2
IDT72V3664 - 4096 ×36× 2
IDT72V3674 - 8192 ×36× 2
时钟频率高达100MHz ( 6.5ns访问时间)
在相反的两个独立的时钟FIFO中缓存数据
方向
选择IDT标准时间(使用
全民教育, EFB , FFA ,
FFB
FL AGS
功能),或第一个字告吹时间(使用ORA , ORB ,
IRA和IRB标志功能)
可编程几乎空和几乎全部的标志;每个有五个
默认偏移( 8 , 16 , 64 , 256和1024 )
部分标志的串行或并行编程
36位(长字) , 18位(字)和第9位端口B总线宽度
(字节)
字和字节总线宽度大端或小端格式
重传功能
主复位清除数据和配置FIFO ,部分复位
清除数据,但保留配置设置
邮箱旁路寄存器为每个FIFO
自由运行CLKA和CLKB可以是异步或重合
(同时读取和写入数据在单个时钟边沿
是允许的)
自动关闭电源的功耗降至最低
提供节省空间的128引脚薄型四方扁平封装( TQFP )
引脚和5V操作的功能兼容的版本
IDT723654/723664/723674
引脚兼容,密度较低的部分, IDT72V3624 / 72V3634 /
72V3644
工业级温度范围( ? 40 ° C至+ 85°C ),可
°
°
功能框图
MBF1
邮件1
注册
输出巴士 -
匹配
输入
注册
36
RAM阵列
2,048 x 36
4,096 x 36
8,192 x 36
36
产量
注册
CLKA
CSA
W / RA
ENA
工商管理硕士
MRS1
PRS1
端口-A
控制
逻辑
36
FIFO1,
Mail1
RESET
逻辑
36
指针
指针
状态标志
逻辑
EFB / ORB
AEB
FFA / IRA
AFA
FS2
FS0/SD
FS1/SEN
A
0
-A
35
EFA / ORA
AEA
FIFO1
可编程标志
偏移寄存器
13
FIFO2
定时
模式
FWFT
B
0
-B
35
状态标志
逻辑
指针
指针
36
FFB / IRB
空军基地
36
RT1
RTM
RT2
产量
注册
输入巴士 -
匹配
36
2,048 x 36
4,096 x 36
8,192 x 36
邮件2
注册
36
输入
注册
FIFO1和
FIFO2
重发
逻辑
RAM阵列
FIFO2,
Mail2
RESET
逻辑
MRS2
PRS2
PORT -B
控制
逻辑
MBF2
CLKB
CSB
W / RB
ENB
MBB
BE
BM
SIZE
4664 drw01
IDT和IDT标识是注册为Integrated Device Technology ,Inc.的商标的SyncFIFO是集成设备技术公司的商标。
商业级温度范围
1
2003
集成设备技术, Inc.保留所有权利。产品规格如有变更,恕不另行通知。
2003年11月
DSC-4664/4
IDT72V3654 / 72V3664 / 72V3674 3.3V CMOS SyncBiFIFO
TM
具有总线匹配
2048 ×36× 2 4096 ×36× 2和8192 ×36× 2
商业级温度范围
描述
该IDT72V3654 / 72V3664 / 72V3674的引脚和功能相容
/ IBLE版本IDT723654的723674分之723664 ,旨在流掉一个3.3V
供应极低功耗。这些装置是单
岩屑,高速,低功耗, CMOS双向同步(时钟)
FIFO存储器,支持时钟频率高达100 MHz ,并已阅读
存取时间快6.5ns 。两个独立的2048 / 4096 / 8192 ×36双
SRAM接口的FIFO上板在相反方向上的每个片外缓冲器的数据。 FIFO
在端口B上的数据可以被输入和输出的36位, 18位或9位的格式,可以
选择大端或小端配置。
这些器件同步(时钟) FIFO ,这意味着每个端口
采用同步接口。通过一个端口的所有数据传输都门
到端口的时钟由使能信号低电平到高电平跳变。时钟的
每个端口是彼此独立的,并且可以是异步或
引脚配置
CSA
FFA / IRA
EFA / ORA
PRS1/RT1
VCC
AFA
AEA
MBF2
工商管理硕士
MRS1
FS0/SD
GND
GND
FS1/SEN
MRS2
MBB
MBF1
VCC
AEB
空军基地
EFB / ORB
FFB / IRB
GND
CSB
W / RB
ENB
128
127
126
125
124
123
122
121
120
119
118
117
116
115
114
113
112
111
110
109
108
107
106
105
104
103
指数
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
W / RA
ENA
CLKA
GND
A35
A34
A33
A32
VCC
A31
A30
GND
A29
A28
A27
A26
A25
A24
A23
BE / FWFT
GND
A22
VCC
A21
A20
A19
A18
GND
A17
A16
A15
A14
A13
VCC
A12
GND
A11
A10
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
102
101
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
CLKB
PRS2/RT2
VCC
B35
B34
B33
B32
RTM
GND
B31
B30
B29
B28
B27
B26
VCC
B25
B24
BM
GND
B23
B22
B21
B20
B19
B18
GND
B17
B16
SIZE
VCC
B15
B14
B13
B12
GND
B11
B10
A9
A8
A7
A6
GND
A5
A4
A3
FS2
VCC
A2
A1
A0
GND
B0
B1
B2
B3
B4
B5
GND
B6
VCC
B7
B8
B9
4664 DRW 02
TQFP ( PK128-1 ,订货代码: PF )
顶视图
2
IDT72V3654 / 72V3664 / 72V3674 3.3V CMOS SyncBiFIFO
TM
具有总线匹配
2048 ×36× 2 4096 ×36× 2和8192 ×36× 2
商业级温度范围
重合。在使每个端口被配置为提供一种简单
微处理器和/或总线与同步的之间的双向接口
理性的控制。
各端口之间的通信可以经由两个邮箱绕过FIFO的
寄存器。邮箱注册“宽度相匹配所选端口B总线宽度。
每个邮箱寄存器都有一个标志( MBF1和
MBF2)
信号当新邮件
已被存储。
两种复位可以用这些FIFO :主复位和部分
复位。主复位初始化的读取和写入指针,以所述第一位置
存储器阵列,配置FIFO的BIG-或little-endian字节
安排并选择序列标志编程,并行编程的标志,
或五种可能的默认标志偏移设置, 8 , 16 , 64 , 256或1024。那里
两个主复位引脚,
MRS1
MRS2.
部分复位还设置了读写指针的第一位置
内存。与主复位,任何现有的设置之前,部分复位(即,
编程方法和部分标志默认偏移量)将被保留。部分复位
因为它允许在FIFO存储器的冲刷而无需改变任何有用
配置设置。每个FIFO有自己独立的部分复位引脚,
PRS1
PRS2.
两个FIFO中的有Retramsmit能力,当进行重发
上的相应的FIFO中仅读出指针被复位到所述第一存储器位置。
再送通过使用重传方式进行,结合RTM销
与重传销
RT1
or
RT2,
对于每个相应的FIFO中。需要注意的是
2重发销
RT1
RT2
被多路复用的部分复位引脚。
这些设备具有两种操作模式:在
IDT标准模式,
写入到一个空的FIFO的第一个字被存入存储器阵列。一
是必需的读操作来访问字(以及所有其他词
驻留在内存中) 。在
第一个字告吹模式
( FWFT ),所述第一
字写入FIFO为空的输出会自动出现,没有读
需要的操作(不过,随后的访问的话确实neces-
sitate正式的读请求) 。的BE / FWFT引脚硕士期间的状态
复位确定使用的模式。
这些设备具有两种操作模式:在
IDT标准模式,
写入到一个空的FIFO的第一个字被存入存储器阵列。一
是必需的读操作来访问字(以及所有其他词
驻留在内存中) 。在
第一个字告吹模式
( FWFT ),所述第一长
字( 36位宽)写入FIFO为空就自动出现
输出,则不需要读操作(但是,访问后续
话不必要的正式读请求) 。的BE / FWFT引脚的状态
FIFO的操作过程中确定所使用的模式。
每个FIFO有一个组合的空/输出就绪标志( EFA / ORA和
EFB / ORB )
并且结合全/输入准备好标志( FFA / IRA和
FFB /
IRB ) 。该
EF
FF
功能都在IDT标准模式中选择。
EF
表示FIFO存储器是否为空。
FF
显示是否
内存已满或没有。和OR功能在第一个字中选择的IR
落空模式。红外光谱表明FIFO中是否有可用的存储器
位置。或示出的FIFO是否有数据可用于读出或没有。
它标志着在输出上的有效数据的存在。
每个FIFO具有可编程几乎空标志( AEA和
AEB )
和可编程几乎满标志( AFA和
AFB) 。 AEA
AEB
表明当词语的选择数目保持在FIFO存储器。
AFA
空军基地
表明,当FIFO中包含多于选定数目
话。
FFA / IRA , FFB / IRB ,亚洲电影大奖
空军基地
是两阶段同步到
端口的时钟将数据写入到它的数组。
EFA / ORA , EFB / ORB , AEA
AEB
是两阶段同步的端口的时钟,从它的阵列读取数据。
可编程偏移
AEA , AEB , AFA
空军基地
并行地装入
采用端口A和串行通过SD输入。五默认偏移设置也
提供的。该
AEA
AEB
阈值可以被设定为8,16, 64 , 256或1024
从空边界和位置
AFA
空军基地
阈值可以是
设定在从完整边界8,16, 64 , 256或1024的位置。所有这些选择
在主复位使用FS0 , FS1和FS2投入制造。
穿插平价也可以的一个主复位期间选择
FIFO。如果选择奇偶穿插然后在并行编程
标志偏移值,则设备将忽视数据线A8 。如果不穿插平价
被选中然后数据线A8将成为一个有效位。
两个或多个设备,可以并行地使用,以创建更宽的数据路径。
如果,在任何时间,在FIFO没有积极地执行功能,该芯片将
自动关机。在断电状态下,电源电流
消费(我
CC
)为最小。启动任何操作(通过激活控制
输入)将立即停止设备的的掉电状态。
该IDT72V3654 / 72V3664 / 72V3674从特点是操作
0℃至70℃。工业级温度范围(-40 ° C至+ 85°C )是可用的。他们
采用IDT的高速,亚微米CMOS技术的制造。
3
IDT72V3654 / 72V3664 / 72V3674 3.3V CMOS SyncBiFIFO
TM
具有总线匹配
2048 ×36× 2 4096 ×36× 2和8192 ×36× 2
商业级温度范围
引脚说明
符号
A0-A35
AEA
AEB
AFA
空军基地
B0-B35
BE / FWFT
名字
端口A的数据
端口A Almost-
空标志
端口B Almost-
空标志
端口A Almost-
满标志
端口B Almost-
满标志
端口A的数据
大端/
第一个字
砸锅
SELECT
I / O
I / O
O
O
O
O
I / O
I
侧面A. 36位双向数据端口
可编程几乎空标志同步到CLKA 。它为低电平时,也就是说,在数
FIFO2小于或等于该值在几乎清空偏移寄存器, X2 。
可编程几乎空标志同步到CLKB 。它为低电平时,也就是说,在数
FIFO1小于或等于在几乎-空B的值偏移寄存器中,X1 。
可编程几乎满标志同步到CLKA 。它为低电平时的空数
在FIFO1位置小于或等于在几乎-全A的值偏移寄存器,Y 1 。
可编程几乎满标志同步到CLKB 。它为低电平时的空数
在FIFO2的位置小于或等于在几乎-全B的值偏移寄存器, (Y2)。
对于B面36位双向数据端口
这是一个双重目的的销。在主复位,就成为高将选择大端操作。
在这种情况下,根据不同的总线宽度,口上被最显著字节或字读取
端口B的第一(A到B的数据流量) ,或写入端口B第(B -到一个数据流) 。一个低上会选择
小端操作。在这种情况下,端口A的最小显著字节或字从B口读
第一个(对A到B的数据流量) ,或写入端口B第(B -到一个数据流) 。主复位后,该引脚
选择定时模式。一个高点
FWFT
选择IDT标准模式,低选择第一个字
落空模式。一旦定时模式被选择时,在水平
FWFT
必须是静态的
整个装置的操作。
在这个引脚上实现对端口B采用字节或字的总线宽度,视状况
SIZE 。一个低电平选择长字操作。 BM适用于尺寸和BE选择总线的大小和
为端口B端安排BM的等级必须在整个装置的操作是静态的。
CLKA是一个连续的时钟同步,通过端口A的所有数据传输,并可以
异步或重合CLKB 。
FFA / IRA ,全民教育/ ORA , AFA ,
AEA
都同步
到CLKA的低到高的转变。
CLKB是一个连续的时钟同步,通过端口B ,可以是所有的数据传输
异步或重合CLKA 。
FFB / IRB , EFB / ORB ,空军基地,
AEB
被同步到
CLKB的低到高的转变。
CSA
一定要低,以便于CLKA低到高的跳读或写端口A.
在A0 - A35输出为高阻状态时,
CSA
为高。
CSB
一定要低,使CLKB低到高的转变来读取或写入端口B数据
在B0 - B35输出为高阻状态时,
CSB
为高。
这是一个双功能引脚。在IDT标准模式中,
全民教育
功能被选择。
全民教育
表示FIFO2存储器是否为空。在FWFT模式中, ORA功能是
选择。 ORA表示上的A0 - A35输出有效数据,可用于读出的存在。
EFA / ORA
同步到CLKA的低到高的转变。
这是一个双功能引脚。在IDT标准模式中,
EFB
功能被选择。
EFB
指示
在FIFO1存储器是否为空。在FWFT模式, ORB的功能被选择。 ORB
表示上的B0 B35的输出有效数据,可用于读出的存在。
EFB / ORB
is
同步到CLKB的低到高的转变。
ENA必须为高电平,使CLKA低到高的转变来读取或写入端口A数据
ENB必须为高电平,使CLKB低到高的转变来读取或写入端口B数据
这是一个双功能引脚。在IDT标准模式中,
FFA
功能被选择。
FFA
指示
在FIFO1内存是否已满。在FWFT模式下,爱尔兰共和军的功能选择。 IRA
指示是否有可用空间用于写入到FIFO1存储器。
FFA / IRA
is
同步到CLKA的低到高的转变。
这是一个双功能引脚。在IDT标准模式中,
FFB
功能被选择。
FFB
指示
在FIFO2内存是否已满。在FWFT模式下, IRB功能被选择。 IRB
指示是否有空间可用于写入FIFO2的存储器。
FFB / IRB
is
同步到CLKB的低到高的转变。
描述
BM
(1)
总线匹配选择
( B口)
端口A时钟
I
CLKA
I
CLKB
端口B时钟
I
CSA
CSB
EFA / ORA
端口A片选
端口B片选
端口A空/
输出就绪标志
I
I
O
EFB / ORB
端口B空/
输出就绪标志
O
ENA
ENB
FFA / IRA
端口A启用
端口B启用
A口全/
输入准备好标志
I
I
O
FFB / IRB
端口B全/
输入准备好标志
O
4
IDT72V3654 / 72V3664 / 72V3674 3.3V CMOS SyncBiFIFO
TM
具有总线匹配
2048 ×36× 2 4096 ×36× 2和8192 ×36× 2
商业级温度范围
引脚说明(续)
符号
FS0/SD
名字
标志偏移选择0 /
串行数据
I / O
I
描述
FS1 / SEN和FS0 / SD是用于标记两用输入偏移寄存器编程。中
主复位, FS1 / SEN和FS0 / SD ,加上FS2 ,选择标志抵消编程方法
三偏移寄存器的编程方法:自动加载的五个预设值之一
从A口( 8 , 16 , 64 , 256或1024 ) ,并行加载和串行加载。
当选择标志偏移寄存器编程串联负载, FS1 / SEN用作启用
同步CLKA的低到高的转变。当FS1 / SEN为低,在CLKA上升沿
加载本上FS0 / SD入X和Y寄存器中的位。位的数量,程序将需要
偏移寄存器44的IDT72V3654 , 48为IDT72V3664 ,和52为IDT72V3674 。
第一比特写入存储在Y寄存器( Y1)的MSB和最后位的写入存储在X寄存器( X 2 )的LSB 。
在MBA的高层次选择一个邮箱注册的端口进行读或写操作。当
在A0 - A35输出有效,对MBA高电平从mail2寄存器输出数据选择
和一个低电平选择FIFO2的输出寄存器中的数据并输出。
在MBB高水平选择一个邮箱注册的端口B的读或写操作。当
B0 - B35输出是活动的,在MBB高电平从MAIL1寄存器选择数据输出
低电平选择FIFO1输出寄存器的数据输出。
MBF1
设为低电平CLKA低到高的转变将数据写入到MAIL1寄存器。
写入MAIL1寄存器被抑制,而
MBF1
是低的。
MBF1
设为高电平由低到高
当端口B读选择CLKB的过渡和MBB高。
MBF1
设置高继要么
硕士或FIFO1的部分复位。
MBF2
设为低电平CLKB低到高的转变将数据写入到mail2寄存器。写
到mail2寄存器被禁止,而
MBF2
是低的。
MBF2
设为高电平由低到高
CLKA转型当端口A读出选择和MBA高。
MBF2
设置高继
主机或FIFO2的部分复位。
的低电平引脚初始化FIFO1读写指针的内存第一的位置,并设置
端口B输出寄存器为全零。在低到高的转变
MRS1
选择编程
方法(串行或并行),以及为FIFO1和FIFO2 5可编程标志默认偏移之一。它
还配置端口B总线的大小和字节序的安排。 CLKA的四个低到高的转变
和CLKB的四个低到高的转变必须发生在
MRS1
是低的。
的低电平引脚将初始化FIFO2读写指针的内存,并设置第一位置
端口A输出寄存器为全零。在低到高的转变
MRS2,
同时切换
MRS1,
选择可编程标志默认的程序设计方法(串行或并行)和一个
偏移量FIFO2 。 CLKA的四个低到高的转变和CLKB的四个低到高的转变
必须发生在
MRS2
是低的。
该引脚被多路复用为两个部分复位和重新传送的操作,它被用在与RTM结合
引脚。如果RTM处于低状态的低电平该引脚进行局部复位上FIFO1和初始化
在FIFO1读,写指针的存储器的第一个位置,并设置端口B输出寄存器
全零。在部分复位,当前选择的总线宽度,尾数排列,编程
方法(串行或并行) ,以及可编程标志设置都保留。如果RTM为高的低电平
该引脚执行重传,并初始化FIFO1读出指针仅向所述第一存储器位置。
该引脚被多路复用为两个部分复位和重新传送的操作,它被用在与RTM结合
引脚。如果RTM处于低状态的低电平该引脚进行局部复位上FIFO2并初始化
在FIFO2的读写所选总线的大小,尾数安排,程序设计方法(串行或
并行) ,以及可编程标志设置都保留。如果RTM为高电平,低电平该引脚上执行
一重传,并初始化FIFO2的读出指针仅向第一存储器位置。
该引脚用于与所述
RT1
RT2
销。当RTM是高一重传进行
分别FIFO1和FIFO2 。
该引脚上的高电平时, BM在端口B.一个低高字节选择公交车( 9位)的大小在这个引脚时,
BM是高选择字( 18位)的总线宽度。尺寸适用于BM和BE选择总线大小和尾数
港口B.安排大小级别必须是整个设备的运行静态
FS1/SEN
标志偏移选择1 /
串行启用,
标志偏移选择2
I
FS2
(1)
I
工商管理硕士
口邮箱
SELECT
端口B邮箱
SELECT
MAIL1注册
I
MBB
I
MBF1
O
MBF2
Mail2注册
O
MRS1
FIFO1硕士
RESET
I
MRS2
FIFO2硕士
RESET
I
PRS1/
RT1
部分复位/
重发FIFO1
I
PRS2/
RT2
部分复位/
重发FIFO2
I
RTM
SIZE
(1)
重发模式
总线宽度选择
I
I
注意:
1. FS2 , BM和SIZE输入没有TTL兼容。这些输入应连接到GND或V
CC
.
5
查看更多DT72V3664L15PFPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息
    电话:755-83241160(高端器件渠道商)/83950019/83950895/83950890
    联系人:Sante Zhang/Mollie
    地址:總部地址:UNIT D18 3/FWONG KING INDUSTRIAL BUILDINGNO.2-4 TAI YAU STREETKL
    深圳地址:深圳市龍崗區坂田街道永香路創匯

    DT72V3664L15PF
    -
    -
    -
    -
    终端采购配单精选

    QQ: 点击这里给我发消息 点击这里给我发消息 点击这里给我发消息 点击这里给我发消息

    电话:0755-23063133/23042311
    联系人:谭小姐
    地址:广东省深圳市福田区华强北赛格广场58层5808室

    DT72V3664L15PF
    -
    -
    -
    -
    终端采购配单精选

    QQ: 点击这里给我发消息 点击这里给我发消息 点击这里给我发消息

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋316室

    DT72V3664L15PF
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
DT72V3664L15PF
√ 欧美㊣品
▲10/11+
9377
贴◆插
【dz37.com】实时报价有图&PDF
查询更多DT72V3664L15PF供应信息

深圳市碧威特网络技术有限公司